微机原理复习题(081109答案)
- 格式:doc
- 大小:1.11 MB
- 文档页数:16
微机原理试题集+答案第1章概述1.电子计算机主要由运算器、控制器、存储器、输入设备和输出设备等五部分组成。
2.运算器和控制器集成在一块芯片上,被称作CPU。
3.总线按其功能可分数据总线、地址总线和控制总线三种不同类型的总线。
4.计算机系统与外部设备之间相互连接的总线称为系统总线(或通信总线);用于连接微型机系统内各插件板的总线称为系统内总线(板级总线); CPU内部连接各寄存器及运算部件之间的总线称为内部总线。
5.迄今为止电子计算机所共同遵循的工作原理是程序存储和程序控制的工作原理。
这种原理又称为冯·诺依曼型原理。
第3章微处理器及其结构1.8086/8088 CPU执行指令中所需操作数地址由 EU 计算出16 位偏移量部分送 BIU ,由 BIU 最后形成一个 20 位的内存单元物理地址。
2.8086/8088 CPU在总线周期的T1 时刻,用A19/S6~A16/S3 输出 20 位地址信息的最高 4 位,而在其他时钟周期,则输出状态信息。
3.8086/8088 CPU复位后,从 0FFFF0H 单元开始读取指令字节,一般这个单元在 ROM 区中,在其中设置一条跳转指令,使CPU对系统进行初始化。
4.8086系统的存储体系结构中,1MB存储体分 2 个库,每个库的容量都是512K字节,其中和数据总线D15~D8相连的库全部由奇地址单元组成,称为高位字节库,并用BHE作为此库的选通信号。
5.8086/8088系统中,可以有 64K 个段起始地址,任意相邻的两个段起始地址相距 16 个存储单元。
6.用段基值及偏移量来指明内存单元地址的方式称为逻辑地址。
7.通常8086/8088 CPU中当EU执行一条占用很多时钟周期的指令时,或者在多处理器系统中在交换总线控制时会出现空闲状态。
8.8086 CPU使用 16 根地址线访问I/O端口,最多可访问64K 个字节端口,使用 20 根地址线访问存储单元,最多可访问1M 个字节单元。
学年第学期微机原理及应用(A)课程试卷卷16班级姓名得分任课教师一、选择题: ( 每题 1.5 分,共 18 分)1、DMAC向 CPU发出请求信号, CPU响应并交出总线控制权后将() 。
反复执行空操作 , 直到 DMA操作结束进入暂停状态 ,直到DMA操作结束进入保持状态 ,直到DMA操作结束进入等待状态 ,直到DMA操作结束2、有一个实时数据采集系统,要求10ms 进行一次数据采集,然后进行数据处理及显示输出,应采用的数据传送方式为()。
无条件传送方式查询方式中断方式直接存储器存取方式3、在数据传送过程中,数据由串行变并行,或由并行变串行的转换可通过()来实现。
计数器寄存器移位寄存器 D 触发器4、8088 CPU输入 / 输出指令可寻址外设端口的数量最大可达()个。
12825616K64K5、CPU响应中断后,通过()完成断点的保护。
执行开中断指令执行关中断指令执行 PUSH指令内部自动操作6、并行接口芯片8255A具有双向数据传送功能的端口是()。
PA 口PB口PC 口控制口7、8088CPU处理动作的最小时间单位是()。
指令周期时钟周期机器周期总线周期8.堆栈是内存中()。
先进先出的 ROM区域后进先出的ROM区域先进先出的 RAM区域后进先出的RAM区域9、计算机中广泛应用的RS-232C实质上是一种()。
串行接口芯片串行通信规程(协议)串行通信接口标准系统总线标准5--110、高速缓冲存储器(CACHE)一般是由()芯片组成。
SRAM DRAM ROM EPROM11、鼠标器是一种()。
手持式的作图部件手持式的座标定位部件12、传送速度单位“ bps”的含义是(手持式的光学字符识别设备手持式扫描器)。
bytes per second bits per secondbaud per second billion bytes per second 二、填空题:(每空 1 分,共12 分)1、CPU 在响应中断后,自动关中。
微机原理与接口技术复习题库一、单项选择题1、在计算机内部,一切信息的存取、处理和传送都是以()形式进行的。
A.8421BCD码 B. ASCII码 C. 十六进制编码 D. 二进制编码2、十进制数255转换成十六进制数是()。
A. FFHB. 79HC. 59HD. EFH3、八制数23.4Q转换成十进制数是()。
A . 13.5 B. 19.5 C. 21.5 D. 17.54、十六进制数ABCDE转换成二进制数是()。
A. 10101011110011011111B. 11101011110011011110C. 10101011110011011110D. 101010111110110111105、10101010B+01011101B的算术运算结果为()。
A. 100000111B. 100100111C. 100001111D. 1000101116、十进制数125转换成十六进制数是()。
A. 7DHB. 79HC. 59HD. 1EH7、二进制数1010.101转换成十进制数是()。
A. 17.256B. 10.625C. 13.25D. 17.58、十六进制数56.78转换成二进制数是()。
A. 1000101.11001B. 1110101.11101C. 1010110.01111D. 1100101.110119、十进制正数38的八位二进制补码()。
A. 00110101B. 00100110C. 10110101D. 1010101110、十进数2006的压缩8421BCD码为()。
A. 0010000000000010B. 0100000000000010C. 0010000000000110D. 001000000000010011、按诺依曼结构理论,下面哪个不是计算机组成部分()。
A. 运算器B. 控制器C. 打印机D. 存储器12、微机中控制总线传送的是()。
A. 存储器和I/O接口的地址码B. 微处理器向内存储器和I/O接口传送的命令信号C. 存储器和I/O设备向微处理器传送的状态信号D. B和C13、8086CPU内部结构按功能分为()。
微机原理复习题081109答案微机原理复习大纲复习范围:1、作业2.书上例题3.课堂上反复强调的内容4、复习题微机原理复习题一、单项选择题1、PC机就是( C )A、单片机B、单板机C、微型计算机D、微型计算机系统2、CPU中运算器的主要功能就是( D )A、算术运算B、逻辑运算C、函数运算D、算术运算与逻辑运算3、8086CPU中的段寄存器用来存放( C)A、存储段的物理地址B、存储器的逻辑地址C、存储器的段基值D、存储器的起始地址4.8086系统中内存储器的地址空间为1M,而在进行I/O-读写时,有效的地址线就是( B )A、高16位B、低16位C、高8位D、低8位5、8086CPU在进行写内存操作时,控制信号M/IO-与DT/R-就是( D )A、00 B、0 1 C、10 D、 1 16、芯片8288在8086CPU系统中用作( C )A、总线锁存器B、总线驱动器C、总线控制器D、总线仲裁器7.有一静态RAM芯片的地址线为A0~A9,数据线为D0~D3,则该存储器芯片的存储容量为( D )A、2K×4位B、1KB(B:字节)C、2KBD、1K×4位8.在16位存储系统中,为了( C ),存储字最好存放在偶地址。
A、便于快速寻址B、节省所占的内存空间C、减少执行指令的总线周期D、减少读写错误9.有一8086系统的中断向量表,在003CH:003FH单元开始依次存放34H、FEH、00H与F0H四个字节,该向量对应的中断类型码与中断服务程序的入口地址分别为( C )A、0EH,34FE:00F0HB、0EH,0F000:0FE34HC、0FH,0F000:0FE34H D、0FH,00F0H:34FEH10、8259A可编程中断控制器中的中断服务寄存器ISR用于( A)A、记忆正在处理中的中断B、存放从外设来的中断请求信号C、允许向CPU发中断请求D、禁止向CPU发中断请求11、当8255A工作在方式1的输入状态时,8255A与外设之间的联络信号为( C )A、IBF、ACKB、OBF、ACKC、IBF、STBD、OBF、STB12.8253可编程定时/计数器的计数范围就是( D)A、0-255 B、1-256 C、0-32768D、1-65536 13、可编程定时器/计数器8253的6种工作方式中,既可软件启动,又可硬件启动的就是( B)A、方式1,2;B、方式2,3;C、方式3,5;D、方式2,514.根据串行通信规程规定,收发双方的( B )必须保持相同。
第1章 概述1.电子计算机主要由.电子计算机主要由 运算器运算器 、 控制器控制器 、 存储器存储器 、 输入设备输入设备 和 输出设备输出设备 等五部分组成。
等五部分组成。
等五部分组成。
2. 运算器运算器 和 控制器控制器 集成在一块芯片上,被称作CPU CPU。
3.总线按其功能可分.总线按其功能可分 数据总线数据总线 、 地址总线地址总线 和 控制总线控制总线 三种不同类型的总线。
三种不同类型的总线。
4.计算机系统与外部设备之间相互连接的总线称为.计算机系统与外部设备之间相互连接的总线称为 系统总线(或通信总线)系统总线(或通信总线) ;用于连接微型机系统内各插件板的总线称为系统内总线(板级总线) ; CPU 内部连接各寄存器及运算部件之间的总线称为内部连接各寄存器及运算部件之间的总线称为 内部总线内部总线 。
5.迄今为止电子计算机所共同遵循的工作原理是迄今为止电子计算机所共同遵循的工作原理是 程序存储程序存储 和 程序控制程序控制 的工作原理。
的工作原理。
这种原理又称这种原理又称为 冯·诺依曼型冯·诺依曼型 原理。
原理。
第3章 微处理器及其结构1.8086/8088 CPU 执行指令中所需操作数地址由执行指令中所需操作数地址由 EU EU EU 计算出计算出计算出 16 16 16 位偏移量部分送位偏移量部分送位偏移量部分送 BIU BIU BIU ,由,由,由 BIU BIU BIU 最后最后形成一个形成一个 20 20 20 位的内存单元物理地址。
位的内存单元物理地址。
2.8086/8088 CPU CPU在总线周期的在总线周期的在总线周期的T1 T1 T1 时刻,用时刻,用时刻,用A19/S6A19/S6A19/S6~~A16/S3 A16/S3 输出输出输出 20 20 20 位地址信息的最高位地址信息的最高位地址信息的最高 4 4 4 位,而在位,而在其他时钟周期,则输出其他时钟周期,则输出 状态状态 信息。
微机原理及应用复习题(1)一、选择题1.MOV AX MOV AX,, ES ES::[BX][SI][BX][SI]的源操作数的物理地址是(的源操作数的物理地址是()。
A .16×(DS)+(BX)+(SI) B.16×(ES)+(BX)+(SI)C .16×(SS)+ (BX)+(SI) D.16×(CS)+(BX)+(SI)2.8086CPU 内标志寄存器中的控制标志位占()。
A .9位 B B..3位 C C..6位 D D..16位3.Reset 信号到来后,信号到来后,8088CPU 8088CPU 的启动地址为()。
A .00000H B 00000H B..FFFFFH C FFFFFH C..FFFF0H D FFFF0H D..0FFFFH4.典型的计算机硬件结构主要包括三个组成部分,它们分别是()。
A .CPU CPU、存储器、、存储器、、存储器、I/O I/O 设备设备 B B B..CPU CPU、运算器、控制器、运算器、控制器C .存储器、.存储器、I/O I/O 设备、系统总线设备、系统总线 D D D..CPU CPU、控制器、、控制器、、控制器、I/O I/O 设备5.CPU 通过总线对内存或I/O 端口存取(读或写)一个字节所需的时间是一个()。
A .总线周期.总线周期B B B.时钟周期.时钟周期.时钟周期C C C.指令周期.指令周期.指令周期D D D.存储器周期.存储器周期6.十进制数36.875转换成二进制数是()。
A .110100.01 B 110100.01 B..100100.111 C 100100.111 C..100110.11 D 100110.11 D..100101.101 7.十进制数.十进制数-75-75用二进制数10110101表示,其表示方式是()。
A .原码.原码 B B B.补码.补码.补码 C C C.反码.反码.反码 D D D.ASCⅡ码.ASCⅡ码8.8086/8088可用于间接寻址的寄存器有()。
微机原理参考答案微机原理一、名词转换(共6题)1.A/D转换:将模拟信号装换成数字信号。
2.优先级特殊循环:初始时,优先级队列:IR0最高,IR7最低;当某一个中断源搜到服务后,它的优先级别改为最低,而将最高优先级赋给比它低一级的中断源,其他级别依次类推,同时可以根据用户要求将最低优先级赋予某一中断源。
3.非规则字:连续两个单位的低位地址为偶数的字4.中断向量表:把系统中所有的中断向量集中起来,按中断类型号从小到大的顺序安排到存储器的某一区域内,这个存放中断向量的存储区叫中断向量表。
5.并行通信:指数据的每位同时传输,适合短距离传输。
6.端口:接口电路中能被CPU直接访问的寄存器。
7.ADC的分辨率:指A/D转换器能分辨的最小模拟输出电压值,常用可转换成的数字量的位数表示(8位,16位等)。
8.接口:CPU与外界的连接电路。
9.优先级自动循环:初始时,优先级队列:IR0最高,IR7最低;当某一个中断源搜到服务后,它的优先级别改为最低,而将最高优先级赋给比它低一级的中断源,其他级别依次类推。
10.串行通信:把需要传输的数据按照一定的数据格式一位一位地按顺序传输。
11.规则字:连续两个单位的低地址为奇数的字。
12.中断向量:每一个中断服务程序有有一个确定的入口地址,该地址称为中断向量。
二、选择(共13题)DCACD CDBBB ACBDA ABCDC CADDC B1.总线接口部件(BIU:Bus Interface Unit):由段寄存器(代码段寄存器CS、数据段寄存器DS、堆栈段寄存器SS和附加段寄存器ES)、指令指针寄存器(IP)、地址加法器、总线控制电路和指令队列缓冲器等组成。
2.8255A工作在方式1(选通的输入输出方式)时,端口C用来与外设之间传递应答控制信号。
3.8086CPU的地址线引脚有20根。
4.8086中断系统的中断向量表由1024个字节组成。
5.8259A收到CPU送来的第二个中断响应信号后,把中断类型号传递给CPU。
第一章习题答案1-1 请说明CPU的功能以及CPU是如何执行指令和程序的。
答:CPU的功能是执行程序和统筹处理计算机系统中各类事务。
CPU执行指令分为3步:取指令、分析指令、执行指令;计算机程序是由一条条指令按一定的顺序排列组成的,CPU执行程序的过程就是一条条指令累计执行的过程,其方式分为串行作业方式和流水线作业方式。
1-2 请说明单片机内部主要是由哪些部件组成的,并说明各部件的作用。
答:CPU:由控制器和运算器构成,控制器的作用是执行指令和协调系统各部件的工作;运算器的作用是进行逻辑运算和算术运算。
存储器:存储计算机工作时使用的信息,即指令代码和数据代码。
I/O接口电路:具有数据缓冲、数据隔离及数据转换的功能。
1-3 请问对于容量位8K的存储器芯片,它的地址线是多少根?答:8K=8192=213,故地址线为13根。
另附:存储器的数据线由存储器的字长决定,例如一块32K×16(存储器容量显示格式:存储单元数×存储单元的字长)的存储器,其地址线为15根,数据线为16根。
1-4 将十进制数78,134,分别用二进制数、十六进制数和8421BCD吗表示。
答:(78)D=(1001110)B=(4E)H=(01111000)8421BCD(134)D=(10000110)B=(86)H=(000100110100)8421BCD注:8421BCD码为4位表示一个十进制数符,本质是符号不是数值,所以不可省略0。
1-5 将下列真值分别转化为用8位和16位二进制数表示的原码、补码和反码。
X=1000100;[X]8位原=[X]8位反=[X]8位补=01000100;[X]16位原=[X]16位反=[X]16位补=0000000001000100X= -1000100[X]8位原=11000100,[X]8位反=10111011,[X]8位补=10111100;[X]16位原=1000000001000100,[X]16位反=1111111110111011,[X]16位补=1111111110111100;X= -0111111[X]8位原=10111111,[X]8位反=11000000,[X]8位补=11000001;[X]16位原=1000000000111111,[X]16位反=1111111111000000,[X]16位补=1111111111000001;1-6 将下列补码转化成二进制数的真值。
一.填空题。
1 . 单片机与普通计算机的不同之处在千其将—CPU—、—存储器—和_1/0接口—三部分集成千一块芯片之上。
2. MCS-51系列单片机中,片内无ROM的机型是—8031—,有4KB ROM的机型是—8051—,而有4KB EPROM的机型是—8751—°3. 通常单片机上电复位时PC=—0000—H,SP=—07—H。
4. 1/0数据传送方式有_PO—-、—P1—、_P2_和_P3_四种。
5. 当8051地RST端上保持—2个—机器周期以上低电平时,8051即发生复位。
6. MOV A, #30H是—立即数—寻址方式。
MOVX A, @DPTR是—变址—寻址方式。
7. 微型计算机一般都是采用总线结构,它的系统总线有—地址总线—、—数据总线—、—控制总线。
8. 通常单片机上电复位时PC=—0000—H,SP=—07—H。
8031单片机复位后R4所对应的存储单元地址为_04_H,因上电时PSW=—00—H。
9. MCS-51的中断系统优先级有_两—_级,由—I P—寄存器控制。
10. MCS-51的堆栈存取数据的原则是—先进后出。
11. 若系统晶振频率为12MH z,机器周期为—1—us,最短和最长指令周期分别为_—1_us和—4—us。
12. MOV A, B是—寄存器—寻址方式。
MOVC A, @A+PC是—变址—寻址方式。
13. 使用8031单片机时需将E正扑脚接_—低_电平,因为其片内无—ROM—存储器。
8051地RST端上保持—2—个机器周期以上低电平时,8051即发生复位。
14. 通常单片机上电复位时,SP=—0000—H,通用寄存器则采用第—°—组,这一组寄存器的地址范围是从00—H N_07—H。
15. 8051单片机其内部有_21_个特殊功能寄存器,其中—°—个可以位寻址。
16. MCS-51单片机PC的长度为—_16_位;另一个与PC长度相同的寄存器为DPTR。
一、选择题(20分,在每小题的4个备选答案中选出一个正确的答案编号填写在该题空白处,每题2分)1.指令MOV DX,[BX]的寻址方式是 D 。
(A)立即寻址(B)直接寻址(C)寄存器寻址(D)寄存器间接寻址2.若AL的内容为3FH,执行SHL AL,1指令后,AL的内容为 A 。
(A)7EH (B)1FH (C)9FH (D)7FH解析:shl al ,1 即目的操作数各位左移一次,移动一次,相当于将目的操作数乘以2。
3fh=63 63*2=126 126=7eh 故选A3.属于在工作中需定时刷新的存储器的芯片是 B 。
(A)SRAM (B)DRAM (C)EEPROM (D)EPROM4.某EPROM芯片上有19条地址线A0~A18,它的容量为 C 。
(A)128K (B)256K (C)512K (D)1024K5.8086/8088CPU的SP寄存器是多少位的寄存器 B 。
(A)8位(B)16位(C)24位(D)32位6.在STOSB指令执行的时候,隐含着寄存器的内容作为操作数的偏移地址,该寄存器是 D 。
(A)SP (B)BX (C)SI (D)DI解析:stos数据串存储指令功能:将累加器al或ah中的一个字或字节,传送到附加段中以di为目标指针的目的串中,同时修改di,以指向串中的下一个单元。
7.8255工作在方式0时,下面哪种说法不正确 C 。
(A)A口输入无锁存能力(B)A、B口输出有锁存能力(C)C口输入有锁存能力(D)A、B、C三个口输出均有锁存能力解析:对于方式0,规定输出信号可以被锁存,输入不能锁存8.采用DMA方式来实现输入输出是因为它 A 。
(A)速度最快(B)CPU可不参与操作(C)实现起来比较容易(D)能对突发事件做出实时响应9.工作在最小模式下,8086/8088CPU芯片中,将地址信号锁存的信号是C 。
(A)DT/R (B)DEN (C)ALE (D)AEN10.在LOOP指令执行的时候,隐含着对计数器减1的操作,该计数器是用寄存器 C 。
微机原理与接口技术试题库第一章基础知识一、填空1、计算机中米用二进制数,尾符用B 表示。
2、西文字符的编码是ASCII 码,用1个字节表示。
3、10111B用十六进制数表示为__ H,八进制数表示为_0。
4、带符号的二进制数称为真值;如果把其符号位也数字化,称为原码。
5、已知一组二进制数为-1011B,其反码为10100B ,其补码为—10101B 。
6、二进制码最小单位是位,基本单位是字节。
7、一个字节由_8—位二进制数构成,一个字节简记为1B ,一个字节可以表示256 个信息。
&用二进制数表示的十进制编码,简称为BCD 码。
9、8421码是一种有权BCD 码,余3码是一种无权BCD 码。
二、选择1、计算机中采用A进制数。
A. 2B. 8C. 16D. 102、以下的C 编码是一种有权码。
A. 循环码B. BCD码C. 8421码D.余3码3、八进制数的尾符是B_。
A. BB. OC. DD. H4、与十进制数254等值的数是A 。
A. B. C. 11111011 D. 111011105、下列不同数制表示的数中,数值最大的是C 。
A. BB. 334OC. 1219DD. DAH6、与十六进制数BC等值的数是_B—。
A. B. C. 11001100 D. 110010117、下列字符中,ASCII码值最小的是 A 。
A. KB. YC. aD. i&最大的10位无符号二进制整数转换成十进制数是 C 。
A. 51B. 512C.1023D.10249、A的ASCII码值为65D, ASCII码值为68D的字母是C 。
A. BB. CC. DD. E10、下列等式中,正确的是 D 。
A. 1KB=1024 X1024BB. 1MB=1024BC. 1KB=1024D. 1MB=1024 X 1024B第二章微型机系统概述一、填空1、计算机的发展经历了4个时代,微型机属于第四代计算机。
微机原理复习大纲复习范围:1.作业2.书上例题3.课堂上反复强调的内容4.复习题微机原理复习题一、单项选择题1.PC机是( C )A、单片机B、单板机C、微型计算机D、微型计算机系统2.CPU中运算器的主要功能是( D )A、算术运算B、逻辑运算C、函数运算D、算术运算和逻辑运算3.8086CPU中的段寄存器用来存放( C )A、存储段的物理地址B、存储器的逻辑地址C、存储器的段基值D、存储器的起始地址4.8086系统中内存储器的地址空间为1M,而在进行I/O-读写时,有效的地址线是( B )A、高16位B、低16位C、高8位D、低8位5.8086CPU在进行写内存操作时,控制信号M/IO-和DT/R-是( D )A、00B、0 1C、1 0D、1 16.芯片8288在8086CPU系统中用作( C )A、总线锁存器B、总线驱动器C、总线控制器D、总线仲裁器7.有一静态RAM芯片的地址线为A0~A9,数据线为D0~D3,则该存储器芯片的存储容量为( D )A、2K×4位B、1KB(B:字节)C、2KBD、1K×4位8.在16位存储系统中,为了( C ),存储字最好存放在偶地址。
A、便于快速寻址B、节省所占的内存空间C、减少执行指令的总线周期D、减少读写错误9.有一8086系统的中断向量表,在003CH:003FH单元开始依次存放34H、FEH、00H和F0H四个字节,该向量对应的中断类型码和中断服务程序的入口地址分别为( C )A、0EH,34FE:00F0HB、0EH,0F000:0FE34HC、0FH,0F000:0FE34HD、0FH,00F0H:34FEH10.8259A可编程中断控制器中的中断服务寄存器ISR用于( A )A、记忆正在处理中的中断B、存放从外设来的中断请求信号C、允许向CPU发中断请求D、禁止向CPU发中断请求11.当8255A 工作在方式1的输入状态时,8255A与外设之间的联络信号为( C )A、IBF、ACKB、OBF、ACKC、IBF、STBD、OBF、STB12.8253可编程定时/计数器的计数范围是( D )A、0-255B、1-256C、0-32768D、1-6553613.可编程定时器/计数器8253的6种工作方式中,既可软件启动,又可硬件启动的是( B )A、方式1,2;B、方式2,3 ;C、方式3,5;D、方式2,514.根据串行通信规程规定,收发双方的( B )必须保持相同。
A、外部时钟周期;B、波特率因子;C、波特率;D、以上都正确15.8251A用作异步串行通信接口,如果设定波特率因子为16,而发送器与接收器时钟频率为19200Hz,则波特率为( A ) 。
A、1200波特;B、2400波特;C、9600波特;D、19200波特16、10进制数-127的补码为(A )A、B、10000000 C、00000001 D、17、指令MOV BX, DATA[BX]采用的寻址方式是( D )。
A、立即寻址B、寄存器间接寻址C、直接寻址D、寄存器相对间接寻址18、已知AL=7EH, DL=8AH, 执行CMP AL, DL指令后,标志寄存器中C、O、S、Z四标志的状态分别为( C )。
A、0、0、1、0B、0、1、1、0C、1、0、1、0D、1、0、0、019、已知BL=08H, DL=0E2H, 执行XOR DL, BL指令后,DL寄存器中的数为(D )A、132B、20HC、00HD、0EAH20、CPU响应中断后得到中断类型码是9,则从(C )单元取出中断服务子程序的入口地址A、0009HB、00009HC、00024HD、0024H21 十进制数66转换成二进制数为(D )A. B. 01100110 C. D. 0100001022 下列数中最小的是AA. (101001)2B. (52)8C. (2B)16D. (50)1023 设(101)x=(41)16,求x=(C)B. 10C.8D. 1224 用16位二进制补码表示一个带符号数,其最小数为(C),如表示一个无符号数,其最小数为(A)B.-32767C.-32768D. -6553625 一个8位二进制整数,若用补码表示,由3个“0”和5个“1”组成,则最小值为(C)。
B. -8C.-113D. -1126 8086/8088加电复位后,执行的第一条指令的物理地址是(B)。
B. FFFF0H D. 0240H27 8086在执行MOV AL, [BX]指令的总线周期内,若BX存放的内容为2034H,则BHE= ,和A0的状态为D。
,1 B. 0,0 C.1,1 D. 1,028 在8086/8088CPU中,一个最基本的总线周期数由(①D)个时钟周期(T状态)组成,在T1状态,CPU往总线上发送的是(②B)信息。
① A. 1 B. 2 C. 3 D. 4② A.数据 B. 地址 C.控制 D. 其他29 8086用于中断请求输入的引脚信号是(A)。
A. INTR和NMIB. INT和NMIC. INTR和INTAD. INTE和INET30 8086CPU响应单个可屏蔽中断的条件是(D)。
A.CPU开中断B.外设有中断请求信号C.外设中断请求信号不屏蔽D.同时满足上述A,B,C条件,且正在执行的指令执行完毕。
31 不需要访问内存的寻址方式是(B)。
A. 直接寻址B. 立即数寻址C. 间接寻址D. 变址寻址32 条件转移指令JE NEXT,能转移到语句标号为NEXT执行的条件是(D)。
=0 B. CF=1 C.CF=0 D. ZF=133 实现Al寄存器中D7和D0都取反的指令是DA. AND AL, 7EH AL, 81H C. TEST AL,81H D. XOR AL,81H二、多项选择题1.8086CPU的下列寄存器中,不能用作寄存器间接寻址方式时的地址寄存器的有( ACD )。
A、AXB、BXC、CXD、DXE、SI2.8086有两种工作模式,即最大模式和最小模式,其中最小模式的特点是( ADE )。
A、8086提供全部控制信号B、必须使用总线控制器8288C、必须使用总线收发器D、必须使用总线锁存器E、构成单处理器系统3.大部分DMAC都拥有( BCD )等传送方式。
A、直接传送方式B、单字节传送方式C、查询传送方式D、成组传送方式E、中断传送方式4.要对可编程接口芯片进行读操作时,必须满足( AB )A、CS=LB、RD=L,WR=HC、WR=L,RD=HD、RD=L WR=LE、RD=H,WR=H5 将累加器清零的正确指令是ABCAX, 00H B. XOR AX, AX C. SBB AX,AX D. CMP AX,AX三、判断题1.在8086最小方式的总线读时序图中,在T2时钟周期时,AD0-AD l5,总线上有一个高阻态。
( √) 2.对于可屏蔽中断的嵌套处理原则是允许优先级高的中断打断优先级低的中断,允许同级中断相互打断,而不允许优先级低的中断打断优先级高的中断。
( ×)3.8086CPU在收到外部中断请求信号以后,进人中断响应周期,通过IN指令读取中断类型号,从而就可获得中断服务程序入口地址。
( ×)4.可编程定时器/计数器,其定时与计数功能可由程序灵活地设定,但由于是由软件控制,在计数过程中必然会占用CPU的时间。
( ×)5.指令一般包括两部分:操作码和操作数。
( √)6.一个总线周期有一个或若干个指令周期组成。
( ×)7. 8086有一个16位标志寄存器,它包含了6个状态标志位和3个控制标志位。
( √)8 .一片8259A中断控制器最多能接收8个中断源。
(√)9 8086CPU的逻辑段允许段的重叠和交叉。
(√)10 8086CPU的标志寄存器FR是16位的,每一位都有定义。
(×)11 在8086的主存中,一个字节占用一个存储单元,一个字占用两个相邻的单元,字的高8位放在高地址单元,低8位放在低地址单元。
(√)12 8086CPU的AD0~AD15在执行指令时,先传数据,后传地址。
(×)四、填空题1 (640)10=( 10 1000 0000 )2=( 280 )162 .每片8253包含有3 个独立的16位计数通道,每个通道具有 6 种工作方式。
3 .取指令时,8086会自动选择CS 值作为段基值,再加上由IP 提供的偏移量形成物理地址。
4 .808 6/8088微处理器被设计为两个独立的功能部件:EU _和BIU _。
5 .TEL 8086的当前CS=2000H,IP=5678H,则将执行20位物理地址25678H 处的程序。
6 .8086存储器组织中,逻辑地址由十六进制4位构成的,物理地址又由十六进制 5 位构成。
7 . 一片8259A可管理_ 8 _级中断,若级联三片从片则可以管理29 级中断。
8、若DS=1200H,则当前数据段的起始地址是12000H ,末地址是21FFFH 。
9.系统中数据传送的控制方式中程序控制的数据传送又分为条件查询和无条件查询。
10.“串行通信”是指数据一位一位依次传送。
在串行通信中有两种基本的通信方式:即同步和异步。
11.主机和I/O设备间的数据传送有程控、中断和DMA, IOP 三四种方式,其中DMA 和IOP 传送过程中CPU无需参与,而是由DMAC 和IOP 控制完成。
12 系统中,要求各个逻辑段必须从节的整数倍边界开始,即段首地址的低4位总是0 。
将段首地址的高16位地址码称作段基址,存放在相应的段寄存器中。
13 .由逻辑地址获得物理地址的计算公式为段基址*16+偏移地址。
14 .80X86系统中,堆栈是遵循后进先出原则。
15.在8086最小模式的典型配置中,需 2 片双向总线收发器8286,因为8286数据线为8位,而8086数据总线为16位。
8088系统中I/O端口地址是二进制数16 位的,可寻址64K 个端口。
每个端口中含8 位的数据。
8088的I/O指令中若采用直接寻址,要求端口地址必须在0-255 范围之内;若采用间接寻址,则端口地址在0-65535 范围之内。
18 位二进制补码所能表示的十进制数的范围为+127~-128,前者的补码为(01111111 ),后者的补码为()。
19 已知段基址和偏移地址分别为2015H和0028H,此存储单元的物理地址是(20178H)。
20 若8086的引脚MN/MX接+5V,则当执行OUT指令时,其引脚信号M/IO= 0 , RD= 1 , WR= 0 (填写高、低电平)。
21 8086工作于最小模式下,CPU完成存储器读操作时,信号M/IO= 1 ,RD= 0 ,WR= 1 和DT/R= 0 。