数字电子技术试卷和答案
- 格式:doc
- 大小:19.65 MB
- 文档页数:53
数字电子技术试卷(1)参考答案一.填空1. 1111011,7B2. 8613. 与,或,非 4. 0,1,高阻5. 真值表,逻辑图,逻辑表达式,卡诺图,波形图(时序图) 6. 波形的整形 7. 20伏8. 并行A/D ,串并行A/D ,逐次比较A/D ,双积分A/D (写出三种) 二.判断题1.× 2.√ 3.× 4.√ 5.√三.化简逻辑函数1.D B A Y +=-2.--+=D B A Y四.C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.AQ Q Qn +=-+1,A Q n =+1六.采用D 触发器,-=122Q Q D ,--=231Q Q D ,1230Q Q Q D -+=电路图略。
将非工作状态101,110,111带入方程得次态,101→001,110→101→001, 111→001,电路可以自启动。
七.f =65Hz数字电子技术(2)参考答案 一.填空题(16)1. 100011.110,23.C 2. 0,13. 当前输入,原状态4. 0,1,高阻;任何时候,只能有1个三态门被选通。
5. 有两个稳态,在触发信号作用下状态可相互转变,有记忆功能 6. 延时 7. 5.5v 8. 13二.判断题(10)1.√ 2.× 3.×4.√ 5.√三.化简题(14)1. B Y =2. -++=D A C B Y 四.(15)CD A B A Y --+= 五.(15)--+=B A Qn 11, Q B Q A Qn ---++=21六.(15)驱动方程:1,121=⊕=-K Q X J ,1,212=⊕=K Q X J逻辑功能:X=0时,同步三进制计数器;X =1时,同步三进制减法计数器。
该电路为同步三进制可逆计数器,并且能自启动。
七.(15)数字电子答案3 一.填空题(16)1. 1010110,100001102. 7 3. 16,64. 状态转换表,状态转换图,特性方程5. 06. 256×4bit 7. 5.275伏8. 转换精度,转换速度二.回答问题(10)1. 不正确。
数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。
一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
数字电子技术根底(第一套)一、填空题:〔每空1分,共15分〕=+的两种标准形式分别为〔〕、〔〕。
1.逻辑函数Y AB C2.将2004个“1〞异或起来得到的结果是〔〕。
3.半导体存储器的构造主要包含三个局部,分别是〔〕、〔〕、〔〕。
4.8位D/A转换器当输入数字量为5v。
假设只有最低位为高电平,则输出电压为〔〕v;当输入为,则输出电压为〔〕v。
5.就逐次逼近型和双积分型两种A/D转换器而言,〔〕的抗干扰能力强,〔〕的转换速度快。
6.由555定时器构成的三种电路中,〔〕和〔〕是脉冲的整形电路。
7.及PAL相比,GAL器件有可编程的输出构造,它是通过对〔〕进展编程设定其〔〕的工作模式来实现的,而且由于采用了〔〕的工艺构造,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:〔共15分〕1.将逻辑函数 P=AB+AC写成“及或非〞表达式,并用“集电极开路及非门〞来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:〔10分〕1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数〞的四舍五入电路〔采用8421BCD码〕。
要求只设定一个输出,并画出用最少“及非门〞实现的逻辑电路图。
〔15分〕五、电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0〞,试画出输出端B和C的波形。
〔8分〕BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
〔6分〕七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。
数字电⼦技术试卷和答案数字电⼦技术试卷(1)⼀.填空(16)1.⼗进制数123的⼆进制数是 1111011 ;⼗六进制数是 7B 。
2.100001100001是8421BCD 码,其⼗进制为 861 。
3.逻辑代数的三种基本运算是与,或和⾮。
4.三态门的⼯作状态是 0 , 1 ,⾼阻。
5.描述触发器逻辑功能的⽅法有真值表,逻辑图,逻辑表达式,卡诺图,波形图。
6.施密特触发器的主要应⽤是波形的整形。
7.设4位D/A 转换器的满度输出电压位30伏,则输⼊数字量为1010时的输出模拟电压为。
8.实现A/D 转换的主要⽅法有,,。
⼆.判断题(10)1.BCD 码即8421码(错)2.⼋位⼆进制数可以表⽰256种不同状态。
(对)3.TTL 与⾮门与CMOS 与⾮门的逻辑功能不⼀样。
()4.多个三态门的输出端相连于⼀总线上,使⽤时须只让⼀个三态门传送信号,其他门处于⾼阻状态。
(对)5.计数器可作分频器。
(对)三.化简逻辑函数(14)1.⽤公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.⽤卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所⽰,要求写出输出函数表达式,并说出其逻辑功能。
(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所⽰,⑴写出触发器的次态⽅程;⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1 六.试⽤触发器和门电路设计⼀个同步的五进制计数器。
(15)七.⽤集成电路定时器555所构成的⾃激多谐振荡器电路如图3所⽰,试画出V O ,V C 的⼯作波形,并求出振荡频率。
(15)数字电⼦技术试卷(2)三.填空(16)1.⼗进制数35.85的⼆进制数是;⼗六进制数是。
《数字电子技术基础》试题一一、填空题(22分每空2分)1、, .2、JK触发器的特性方程为:。
3、单稳态触发器中,两个状态一个为态,另一个为态。
多谐振荡器两个状态都为态,施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关.5、某数/模转换器的输入为8位二进制数字信号(D7~D0),输出为0~25。
5V的模拟电压。
若数字信号的最低位是“1”其余各位是“0",则输出的模拟电压为。
6、一个四选一数据选择器,其地址输入端有个.二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y(A,B,C,D)=∑m(0,1,2,3,4,5,6,7,13,15)2)利用代数法化简逻辑函数,必须写出化简过程3)三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0)。
1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)画出下图所示电路在作用下,输出电压的波形和电压传输特性74LS138功能表如下:输入输出G1 G2A G2B C B A Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7×H ×××H L ××H L LH L LH L L ×××××××××L L LL L HL H LL H HH H H H H H H HH H H H H H H HH H H H H H H HL H H H H H H HH L H H H H H HH H L H H H H HH H H L H H H H74LS161功能表《数字电子技术基础》试题一答案一、填空题(22分每空2分) 1、A , 2、3、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B ,C ,D )=∑m (0,1,2,3,4,5,6,7,13,15)= 2)3)1、 1、(6分)2、(111、(20分)1)根据题意,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭.(2)由真值表列出逻辑函数表达式为:(3)根据逻辑函数表达式,选用译码器和与非门实现,画出逻辑电路图。
)oAE F!O 0 1 10 1 1 00 1 1 00 11011 101 1 1 1 1 11 1 111 1 1 1 1 10 1 1 io|_ 1 1(10 分)A. P=AB+CF=A B+CC・F= AB +C(A) ABCD (B)AB(C+D) (C) A +B+C+ D (D)A+B+C+D3、 Y=*= + C+Z) + C 的反函数为 ((A) m^B 顼万. C (B) P=4l^g)CD-C (C) Y = (A + B^CDC (D) Y = (A + B)CDC4、 卡诺图③、④表示的逻辑函数最简式分别为 ( )和( (1) L(A,B,C) = B + ABC + AC +AB(2)UA, B, C, D) = Z 贞(0,1,4,6,9,13) + 二 d(2,3,5,7,l 1,15)三、分析设计题。
(共70分) 1、分析图1 所示时序 逻辑电路 的逻辑功 能,并写出 输出和输 入的逻辑 表达式。
A. F=B +DB. F=B+DC. F=BD+西D. F=BD+ ~BD 5、逻辑电路如图⑤,函数式为(D. F=A+B C6、 2048X 8位RAM 芯片,其数据线的个数是:()O(A)ll (B)8 (C)14(D)2U7、 下列逻辑函数表达式中与F=AB+JB 功能相 同的是( )oA. A ㊉8B.万㊉8C. A®BD.8、下列逻辑电路中是时序逻辑电路的 是()。
A.变量译码器 B.加法器3、试用74HC138 (其逻辑框图如下图2所示) 和适当的逻辑门实现函数 L(A, B,C) = 了万亍 +ABC + ABC + ABC (15 分)一、选择题。
(每空2分,共20分) 1、 十进制数25用8421 BCD 码表示为( A.10 101 B.0010 0101 C.100101 D.101012、 下列各式中的四变量A 、B 、C 、D 的最小项 是:(C.数码寄存器D.数据选择器)o)o9. ROM 属于(A.组合逻辑电路 二、化简下列逻辑表达式。
《数字电子技术基础》试卷一一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态, 施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。
6、一个四选一数据选择器,其地址输入端有个。
二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表《数字电子技术基础》试卷一答案一、填空题(22分每空2分) 1、A ,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A +2)AC AD B A d m D C B A L++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3))(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题(10分 每题5分) 1、 2、四、分析题(17分) 1、(6分)B A L ⊕=2、(11分)五进制计数器五、设计题(28分) 1、(20分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、A B C R Y G 0 0 0 00 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1绿三个批示灯的 状态,“1”表示亮,“0”表示灭。
数字电子技术试卷一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。
B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 B 。
《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。
3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。
第1页(共10页) 第2页(共10页)DC B AD C A B ++一、填空题(每空1分,共20分)1。
有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93)。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
5。
已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F = 6. 如果对键盘上108个符号进行二进制编码,则至少要(7)位二进制数码。
7。
典型的TTL 与非门电路使用的电路为电源电压为(5)V,其输出高电平为(3.6)V ,输出低电平为(0。
35)V, CMOS 电路的电源电压为(3-18) V 。
8.74LS138是3线-8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为(10111111)。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有(11)根地址线,有(16)根数据读出线。
10。
两片中规模集成电路10进制计数器串联后,最大计数容量为(100)位。
11。
下图所示电路中, Y 1=(AB );Y 2 =(AB+AB );Y 3 =(AB ).12. 某计数器的输出波形如图1所示,该计数器是(5)进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为(低)有效。
1.逻辑函数有四种表示方法,它们分别是(真值表、)、(逻辑图式)、(逻辑表达 )和(卡诺图).2.将2004个“1”异或起来得到的结果是(0).3.由555定时器构成的三种电路中,(施密特触发器和单稳态触发器)是脉冲的整形电路。
4.TTL 器件输入脚悬空相当于输入(高)电平。
课程名称:《数字电子技术》(本卷满分100分,考试时间120分钟)一、填空题(本大题共11题,每空2分,共32分)1. (90.7)10=( )8421BCD =()余3码。
2. 满足输入全为1,输出才为0的逻辑关系有 。
3. 1位数值比较器,比较结果为A>B 时,输出F= 。
4. 74148是8线-3线优先编码器,编码输入7I 的优先级别最高,0I 优先级别最低。
当使能端有效,6I =5I =0,其余编码输入端为1时,编码输出2F 1F 0F =。
5. TTL 与非门多余输入端的处理方法是 。
6. TTL 与非门的灌电流负载发生在输出 电平情况下,负载电流越大,则输出电平越高。
7. TTL 三态门的三种可能的输出状态分别是 、 和 。
8. 时序电路一般由 和 两部分组成。
9. 要存储16位二进制信息需要 个触发器。
10. 有一个移位寄存器,高位在左边,低位在右边,欲将存放在该移位寄存器中的二进制数乘上十进制数8,则需将该移位寄存器中的数左移 位,需要 个移位脉冲。
11. TTL 电路如图所示,输出端表达式为P 2= 。
二、选择题(本大题共5题,每小题2分,共10分)1. 触发器的1状态指的是Q 和Q 分别为()。
A.0,0B.1,1C.0,1D.1,0 2. 下列触发器中对输入信号有约束条件的是( )。
A.基本RS 触发器 B.主从JK 触发器 C.边沿D 触发器 D.T 触发器3. 以下关于时序逻辑电路的描述不正确的是( )。
A. 电路在任意时刻的输出与该时刻的输入信号有关 B. 输出与电路的原状态有关C. 仅仅由逻辑门电路组成的电路不是时序逻辑电路D. 含有从输出到输入的反馈回路4. 同步计数器和异步计数器比较,同步计数器的显著优点是( )。
A.工作速度高B.触发器利用率高C.电路简单D 不受CP 时钟控制.5. 在下列电路中,不属于时序逻辑电路的是( )。
A.计数器B.寄存器C.全加器D.分频器三、计算题(本大题共2题,共13分)1. (8分)用卡诺图化简函数F(A,B,C,D)=∑m (5,6,8,10)+∑d (0,1,2,4,13,14,15),写出其最简与-或表达式和或-与表达式。
数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。
数字电子技术试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”门的输出为高电平的条件是:A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平答案:A2. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出与输入之间存在时间延迟C. 没有存储功能D. 电路结构简单答案:B3. 在数字电路中,一个D触发器的初始状态为Q=0,当输入D=1时,触发器的输出Q变为:A. 0B. 1C. 保持不变D. 无法确定答案:B4. 以下哪个不是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D5. 在数字电路中,一个JK触发器的J=0,K=1时,触发器的状态会发生:A. 保持不变B. 翻转C. 置0D. 置1答案:B6. 下列哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码C. 十进制编码D. 奇偶校验码答案:C7. 在数字电路中,一个计数器的计数范围是2^n,那么该计数器的位数是:A. nB. n-1C. n+1D. 2n答案:A8. 一个4位的二进制计数器,从0000开始计数,当计数到1111时,下一个状态是:A. 0000B. 1000C. 0001答案:A9. 在数字电路中,一个移位寄存器的移位方向是:A. 左移B. 右移C. 双向移位D. 随机移位答案:C10. 以下哪个不是数字电路中的触发器类型?A. SR触发器B. JK触发器C. D触发器D. 与非门答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3输入的或门,当输入为100时,输出为________。
答案:12. 如果一个触发器的Q输出为0,那么它的非Q输出为________。
答案:13. 在数字电路中,一个T触发器的T输入为1时,触发器的状态会________。
答案:翻转4. 在数字电路中,一个同步计数器的计数速度比异步计数器的计数速度________。
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术试题及答案### 数字电子技术试题及答案#### 一、选择题1. 数字电路中,最基本的逻辑关系是:- A. 与逻辑- B. 或逻辑- C. 非逻辑- D. 异或逻辑答案: A2. 以下哪个不是数字电子技术中的逻辑门:- A. AND门- B. OR门- C. NOT门- D. ADD门答案: D3. 在数字电路中,触发器的主要用途是:- A. 存储信息- B. 放大信号- C. 转换信号- D. 滤波答案: A4. 以下哪个是组合逻辑电路的特点:- A. 有记忆功能- B. 无记忆功能- C. 需要时钟信号- D. 需要电源答案: B5. 在数字电路中,一个二进制数“1010”转换为十进制数是:- A. 8- B. 10- C. 14- D. 16答案: C#### 二、简答题1. 简述数字电路与模拟电路的区别。
- 数字电路主要处理数字信号,以二进制形式表示,具有离散性、抗干扰性强、易于集成等特点。
模拟电路则处理模拟信号,以连续变化的电压或电流表示,适合处理连续变化的物理量。
2. 解释什么是二进制数,并给出一个例子。
- 二进制数是一种数制,使用两个数字0和1来表示所有数值。
例如,二进制数“1101”表示十进制数13。
3. 描述一个基本的逻辑门如何工作。
- 一个基本的逻辑门,如AND门,接收两个或多个输入信号,并根据其逻辑功能产生一个输出信号。
例如,AND门只有在所有输入都为高电平时才输出高电平。
#### 三、计算题1. 给定逻辑表达式 Y = A'B + AB',求当A=0, B=1时的Y值。
- 首先计算A'和B'的值,A' = 1,B' = 0。
然后将这些值代入表达式,Y = 1*1 + 0*0 = 1。
2. 一个4位二进制计数器从0000开始计数,求它第10次计数后的二进制状态。
- 4位二进制计数器的计数序列是0000, 0001, 0010, 0011, 0100, 0101, 0110, 0111, 1000, 1001。
数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.是8421BCD 码,其十进制为 861。
3.逻辑代数的三种基本运算是 与 , 或 和 非。
4.三态门的工作状态是 0, 1, 高阻 。
5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。
6.施密特触发器的主要应用是波形的整形 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为。
8.实现A/D 转换的主要方法有 , , 。
二.判断题(10)1.BCD 码即8421码 ( 错 ) 2.八位二进制数可以表示256种不同状态。
( 对 ) 3.TTL 与非门与CMOS 与非门的逻辑功能不一样。
( ) 4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。
(对 ) 5.计数器可作分频器。
( 对 ) 三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Qn +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15)数字电子技术试卷(2)三.填空(16)1.十进制数的二进制数是;十六进制数是。
2.逻辑代数中逻辑变量得取值为 0、1 。
3.组合逻辑电路的输出状态只与当前输入有关而与电路原状态无关。
4.三态门的输出有0、1、高阻,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意只能有1个三态门被选通。
5.触发器的基本性质有有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6.单稳态触发器的主要应用是延时。
7.设6位D/A转换器的满度输出电压位伏,则输入数字量为110111,输出模拟电压为。
8.一个8K字节的EPROM芯片,它的地址输入端的个数是 13 。
判断题(10)1.数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。
(对)2.二进制数1001和二进制代码1001都表示十进制数。
(错)3.触发器的输出状态完全由输入信号决定。
( 错 ) 4.模拟量送入数字电路前,须经A/D 转换。
( 对 )5.多谐振荡器常作为脉冲信号源使用。
(对 ) 三.化简逻辑函数(14)1.用公式法化简---+++++=C B BD ABC D BC ABD D ABC Y ,化为最简与或表达式。
2.用卡诺图化简∑∑=mdD C B A Y )()+(15,10,5,014,11,8,7,3,2),,,(,化为最简与或表达式。
四.设计一个8421码的检码电路。
要求当输入大于等于3、小于等于7时电路输出为1,否则电路输出为0。
要求列出真值表,写出逻辑函数式,画出逻辑图。
(15)五.触发器电路如图1(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)。
(15)六.分析图2电路实现何种逻辑功能,其中X 是控制端,对X =0和X =1分别分析,设初态为1,112==Q Q 。
(要求写出电路方程,列出状态转换表或图,说明其逻辑功能,并说明电路能否自启动)(15)七.试用8选1数据选择器和74LS161芯片设计序列信号发生器。
芯片引脚图如图3所示,序列信号为(左位为先)。
(15)数字电子技术试卷(3)四.填空(16)1.十进制数86的二进制数是;8421BCD 码是。
2.在Y=AB+CD 的真值表中,Y =1的状态有 个。
3.4位二进制数码可以编成个代码,用这些代码表示0~9十进制输的十个数码,必须去掉 代码。
4.描述触发器逻辑功能的方法有 。
5.若Q =1,J=0,K=1,则=+1n Q。
。
6.设ROM 地址为70~A A ,输出为30~Y Y ,则ROM 的容量为。
7.一个8位二进制D/A 转换器的分辨率为,则输入数字量为时,输出模拟电压为 。
8.和是衡量A/D 、D/A 转换器性能优劣的主要指标。
五.回答问题(10)1.已知XY=XZ ,则Y=Z ,正确吗为什么2.五位环形计数器的时钟频率为10KHz,其输出波形的频率是多少 三.化简逻辑函数(14)1.用公式法化简C B BC BC A BCD A A Y --++++=____,化为最简与或表达式。
2.用卡诺图化简∑∑=mdD C B A Y )()+(11,10,9,3,2,113,8,6,4,0),,,(,化为最简与或表达式。
四.由双4选1数据选择器组成的电路如图1所示,①写出21,Y Y 的表达式。
②列出21,Y Y 的真值表。
(15)五.某室由3台计算机工作站,请用红、黄、绿3种指示灯设计一个监视电路,要求:3台计算机正常工作时,绿灯亮;只一台出故障时黄灯亮;有两台出故障时,红灯亮;若3台计算机同时出故障时,则黄灯和红灯都亮。
试用门电路设计。
要求:列出真值表,写出逻辑函数式,画出逻辑电路图。
(15)六.触发器电路及输入波形如图2所示,要求:写出电路方程,画出21,Q Q 与Y 的对应波形。
(设21,Q Q 的初态为11)(15)七.试用中规模集成十六进制计数器74LS161芯片设计一个十三进制计数器,要求必须包括0000和1111状态,利用C 端左进位输出。
芯片引脚图如图3所示。
(15)数字电子技术试卷(4)六.填空(16)1.十进制数的二进制数是;8421BCD码是。
2.在()B A A Y ⊕=的结果是 。
3.D 触发器的状态方程为 ,如果用D 触发器来实现T 触发器的功能,则T 、D 间的关系为 。
4.一个64选1的数据选择器,它的选择控制端有 个。
5.6位D/A 转换器满度输出电压为10伏,输入数字为001010时对应的输出模拟电压为伏。
6.一片64K ×8存储容量的只读存储器ROM ,有 条地址线,有条数据线。
7. 由555定时器构成的单稳态触发器,输出脉宽≈W T 。
8.和是衡量A/D 、D/A 转换器性能优劣的主要指标。
七.回答问题(10)1.已知XY=XZ ,则Y=Z ,正确吗为什么 2.已知X+Y=XY ,则X=Y ,正确吗为什么 三.化简逻辑函数(14)1.用公式法化简C B AC C B A Y +++=---,化为最简与或表达式。
2.用卡诺图化简∑∑=mdD C B A Y )()+(11,5,4,3,210,8,1,0),,,(,化为最简与或表达式。
四.分析图1所示电路,要求列出21,Y Y 的逻辑表达式和真值表,并说出电路的逻辑功能指出输入变量和输出函数的含义。
(15)五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)六.试用D 触发器及少量门器件设计,3的同步计数器。
要求有设计过程。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15)数字电子技术试卷5一.选择题(从每小题的四个备选答案中,选出一个正确答案,并将其填在括号,每小题2分,共20分)1. 将十进制数()10转换成二进制数是 ( ) ① ② ③ ④2. 三变量函数()BC A C B A F +=,,的最小项表示中不含下列哪项 ( ) ① m2 ② m5 ③ m3 ④ m73.一片64k ×8存储容量的只读存储器(ROM ),有 ( ) ①64条地址线和8条数据线 ②64条地址线和16条数据线 ③16条地址线和8条数据线 ④16条地址线和16条数据线4. 在ADC 工作过程中,包括保持a ,采样b ,编码c ,量化d 四个过程,他们先后顺序应该是 [ ]① abcd ② bcda ③ cbad ④ badc5.以下各种ADC 中,转换速度最慢的是 ( )①并联比较型②逐次逼进型③双积分型④以上各型速度相同6. 一个时钟占空比为1:4,则一个周期高低电平持续时间之比为 ( )① 1:3 ② 1:4③ 1:5 ④ 1:67. 当三态门输出高阻状态时,输出电阻为( )①无穷大②约100欧姆③无穷小④约10欧姆8.通常DAC中的输出端运算放大器作用是 ( )①倒相②放大③积分④求和9. 16个触发器构成计数器,该计数器可能的最大计数模值是( )① 16 ② 32③ 162④ 21610.一个64选1的数据选择器有()个选择控制信号输入端。
( )① 6 ② 16③ 32 ④ 64二.判断题(20分)1.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器()2.三态门输出为高阻时,其输出线上电压为高电平()3.前进位加法器比串行进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。
()7.当时序逻辑电路存在无效循环时该电路不能自启动()8.RS 触发器、JK 触发器均具有状态翻转功能( )9.D/A 的含义是模数转换( )10.构成一个7进制计数器需要3个触发器( )三、简答题(每小题5分,共10分)1.用基本公式和定理证明下列等式:()ABC BC A C AB B C AB ++=+。
2请写出RS 、JK 触发器的状态转移方程,并解释为什么有的触发器有约束方程。
四.用卡诺图化简以下逻辑函数 (每小题5分,共10分)1.D C A C B A D C D C A ABD ABC Y ++⋅+++=2.()D C A C B A B A D C Y ⋅++⊕=,给定约束条件为AB +CD =0五.一个组合电路具有3个输入端A,B,C ,一个输出端Y ,其输入和输出波形如图1所示,使用或非门设计电路。
(15分)六.8选1数据选择器CC4512的逻辑功能如表所示。
试写出图2所示电路输出端Y 的最简与或形式的表达式。
(10分)七.如图3所示电路的计数长度N 是多少能自启动吗画出状态转换图。