第3章单元测试答案

  • 格式:doc
  • 大小:217.00 KB
  • 文档页数:4

下载文档原格式

  / 4
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第三章单元测试答案

一、单选 (5分)

1. TTL逻辑电路是以( A)为基础的集成电路

A. 三极管

B. 二极管

C.场效应管

D.晶闸管

2. CMOS逻辑电路是以( D )为基础的集成电路

A. 三极管

B. NMOS管

C. PMOS管

D. NMOS管和PMOS管

3. 能实现“线与”逻辑功能的门为( B )

A. TTL三态门

B. OC门

C. TTL与非门

D. TTL或非门

4. 能实现总线连接方式的门为( A )

A. TTL三态门

B. OC门

C. TTL与非门

D. TTL或非门

5. TTL电路的电源电压值和输出电压的高低电平值依次为( A )

A. 5V、3.6V、0.3V

B. 10V、3.6V、0.3V

C. 5V、1.4V、0.3V

D. 5V、3.6V、1.4V

二、判断题 (10分)

1. 在TTL类电路中,输入端悬空等于接高电平( A )。

A. 对

B. 错

2. 在CMOS类电路中,对未使用的输入端可以悬空( B )。

A. 对

B. 错

3. 对于TTL与非门,只要有一个输入为低电平,输出为高电平,所以对与非门

多余输入端的处理不能接低电平( A )。

A. 对

B. 错

4. 或非门的多余输入端不能接高电平( A )。

A. 对

B. 错

5. TTL门电路输出端不能直接接电源,必须外接电阻后再接电源( A )。

A. 对

B. 错

6. OC门和普通TTL门均可实现“线与”功能( B )。

A. 对

B. 错

7. CMOS门电路可以把输出端并联使用以实现“线与”逻辑( B )。

A. 对

B. 错

8. TTL与非门输入端接+5V时,逻辑上属于输入“1”( A )。

A. 对

B. 错

9. 三态门电路能控制数据进行单向、双向传递( A )。

A. 对

B. 错

10. 基本型的TTL门电路输出端不允许相互并联,否则将损坏器件( A )。

A. 对

B. 错

三、集成门电路(不论是与、或、与非…等)的输入端若超过了需要,则这些

多余的输入端应按哪种方式去处置才是正确的?(3分) 答案:D

A.让它们开路;

B.让它们通过电阻接最高电平(例如电源电压);

C.让它们接地,或接电源的最低电平;

D.让它们和使用中的输入端并接。

四、题图是两个用74系列门电路驱动发光二极管的电路,要求V I=V IH时发光

二极管D导通并发光。已知发光二极管的导通电流为10mA,试问应选用(a)、

(b)中的哪一个电路?请说明理由。(6分) (a)

五、试分别写出由TTL门和CMOS门构成的如图所示逻辑图的表达式或逻辑值。

(6分)

B F

解:由TTL门组成上面逻辑门由于10kΩ大于开门电阻R ON,所以,无论A、B为何值F=0 。(3分)

由CMOS门组成上面逻辑门由于CMOS无开门电阻和关门电阻之说,所以,F=AB 。(3分)

六、判断题图所示电路中MOS管的工作状态。其中R D=10k,R G=10k。设MOS 管子的开启电压V TN=2V。(3分)

(a)、(b) 导通(c) 截止每问一分

(a) (b) (c)

七、已知TTL反相器的电压参数为V OFF=0.8V,V OHmin=3V,V TH=1.4V,V ON=1.8V,

V OLmax=03V,V CC=5V,试计算其高电平噪声容限V NH和低电平噪声容限V NL。

(5分)

V NH=3-1.8=1.2V (3分) V NL=0.8-0.3=0.5V (2分)

八、欲使一个逻辑门的输出v O,能作为它的另一个门输入v I,良好地驱动它,

则其高、低电平值必须满足下述那个条件。(2分) D

A.V OH>V IH和V OL>V IL;B.V OH<V IH和V OL>V IL;

C.V OH<V IH和V OL<V IL;D.V OH>V IH和V OL<V IL.

九、题图所示两条门电路的电压传输特性,是在相同电源电压下(+5V)测得

的,由此可看出实线为什么门电路;而虚线则又为什么门电路?(4分)

实---CMOS非门虚-----TTL非门

十、图所示逻辑门均为CMOS电路,写出各电路输出的逻辑表达式。(8分)

V DD=10V

A

B1

(a)

A

B

C

E

F2

(b)

E

3

E

4

(d)

图2-20 CMOS 电路逻辑图

V DD=10V

解:由题中给定逻辑图写出

(a) (2分)

(b) (2分)

(c) (2分)

(d) (2分)

5 V I/

E

D

C

B

A

F⋅

=

1

E

D

C

B

A

F+

+

+

+

=

2

F

E

D

C

B

A

F⋅

+

=

3

F

E

D

C

B

A

F+

+

+

+

=

4

R G