微电子一些面试问题资料讲解学习
- 格式:doc
- 大小:27.00 KB
- 文档页数:17
第1篇一、基础知识部分1. 请简要描述基尔霍夫定律及其在电路分析中的应用。
解析:基尔霍夫定律包括基尔霍夫电流定律(KCL)和基尔霍夫电压定律(KVL)。
KCL指出,在电路中,任何节点流入的电流之和等于流出的电流之和;KVL指出,在电路中,任何闭合路径上的电压降之和等于该路径上的电压升之和。
2. 请解释电路中“电压源”和“电流源”的概念,并说明它们在电路分析中的作用。
解析:电压源是一种提供恒定电压的电路元件,其输出电压不随负载变化而变化;电流源是一种提供恒定电流的电路元件,其输出电流不随负载变化而变化。
在电路分析中,电压源和电流源是描述电路中能量传递的重要工具。
3. 请简要介绍电路的三种基本元件:电阻、电容和电感。
解析:电阻是一种对电流产生阻碍作用的元件,其单位为欧姆(Ω);电容是一种储存电荷的元件,其单位为法拉(F);电感是一种储存磁能的元件,其单位为亨利(H)。
4. 请解释电路中“交流电”和“直流电”的概念,并说明它们在电路分析中的应用。
解析:交流电(AC)是指电压和电流大小及方向随时间周期性变化的电流;直流电(DC)是指电压和电流大小及方向恒定不变的电流。
在电路分析中,交流电和直流电是描述电路中电流和电压变化的重要概念。
5. 请简要介绍电路的三种分析方法:节点分析法、网孔分析法和回路分析法。
解析:节点分析法是通过分析电路中各个节点的电压或电流关系来求解电路的方法;网孔分析法是通过分析电路中各个网孔的电流关系来求解电路的方法;回路分析法是通过分析电路中各个回路的电压关系来求解电路的方法。
二、模拟电路部分1. 请简要描述运算放大器的概念及其在电路中的应用。
解析:运算放大器是一种具有高输入阻抗、低输出阻抗、高增益的电子器件,广泛应用于模拟信号处理、电路设计等领域。
2. 请解释“反馈”在电路中的作用,并举例说明。
解析:反馈是将电路输出信号的一部分或全部反送到输入端,以影响电路的输入或输出。
反馈在电路中具有稳定电路性能、提高电路精度、实现电路功能多样化等作用。
单片机、MCU、计算机原理1、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流流向.简述单片机应用系统的设计原则.(仕兰微面试题目)2、画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的P2.5,P2.4和P2.3参加译码,基本地址范围为3000H-3FFFH.该2716有没有重叠地址?根据是什么?若有,则写出每片2716的重叠地址范围.(仕兰微面试题目)3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图.(仕兰微面试题目)4、PCI总线的含义是什么?PCI总线的主要特点是什么? (仕兰微面试题目)5、中断的概念?简述中断的过程.(仕兰微面试题目)6、如单片机中断几个/类型,编中断程序注意什么问题;(未知)7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成.简单原理如下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八个开关来设置,直接与P1口相连(开关拨到下方时为"0",拨到上方时为"1",组成一个八位二进制数N),要求占空比为N/256. (仕兰微面试题目)7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成.简单原理如下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八个开关来设置,直接与P1口相连(开关拨到下方时为"0",拨到上方时为"1",组成一个八位二进制数N),要求占空比为N/256. (仕兰微面试题目)下面程序用计数法来实现这一功能,请将空余部分添完整.MOV P1,#0FFHLOOP1 :MOV R4,#0FFH--------MOV R3,#00HLOOP2 :MOV A,P1--------SUBB A,R3JNZ SKP1--------SKP1:MOV C,70HMOV P3.4,CACALL DELAY :此延时子程序略----------------AJMP LOOP18、单片机上电后没有运转,首先要检查什么?(东信笔试题)9、What is PC Chipset? (扬智电子笔试)芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为北桥芯片和南桥芯片.北桥芯片提供对CPU的类型和主频、内存的类型和最大容量、ISA/PCI/AGP插槽、ECC纠错等支持.南桥芯片则提供对KBC(键盘控制器)、RTC(实时时钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级能源管理)等的支持.其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge).除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s.10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题. (未知)11、计算机的基本组成部分及其各自的作用.(东信笔试题)12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器). (汉王笔试)13、cache的主要部分什么的.(威盛VIA 2003.11.06 上海笔试试题)14、同步异步传输的差异(未知)15、串行通信与同步通信异同,特点,比较.(华为面试题)16、RS232c高电平脉冲对应的TTL逻辑是?(负逻辑?) (华为面试题)信号与系统1、的话音频率一般为300~3400HZ,若对其采样且使信号不失真,其最小的采样频率应为多大?若采用8KHZ的采样频率,并采用8bit的PCM编码,则存储一秒钟的信号数据量有多大?(仕兰微面试题目)2、什么耐奎斯特定律,怎么由模拟信号转为数字信号.(华为面试题)3、如果模拟信号的带宽为5khz,要用8K的采样率,怎么办? (lucent) 两路?4、信号与系统:在时域与频域关系.(华为面试题)5、给出时域信号,求其直流分量.(未知)6、给出一时域信号,要求(1)写出频率分量,(2)写出其傅立叶变换级数;(3)当波形经过低通滤波器滤掉高次谐波而只保留一次谐波时,画出滤波后的输出波形.(未知)7、sketch 连续正弦信号和连续矩形波(都有图)的傅立叶变换.(Infineon笔试试题)8、拉氏变换和傅立叶变换的表达式及联系.(新太硬件面题)DSP、嵌入式、软件等1、请用方框图描述一个你熟悉的实用数字信号处理系统,并做简要的分析;如果没有,也可以自己设计一个简单的数字信号处理系统,并描述其功能及用途.(仕兰微面试题目)2、数字滤波器的分类和结构特点.(仕兰微面试题目)3、IIR,FIR滤波器的异同.(新太硬件面题)4、拉氏变换与Z变换公式等类似东西,随便翻翻书把如.h(n)=-a*h(n-1)+b*δ(n) a.求h (n)的z变换;b.问该系统是否为稳定系统;c.写出FIR数字滤波器的差分方程;(未知)5、DSP和通用处理器在结构上有什么不同,请简要画出你熟悉的一种DSP结构图.(信威dsp软件面试题)6、说说定点DSP和浮点DSP的定义(或者说出他们的区别)(信威dsp软件面试题)7、说说你对循环寻址和位反序寻址的理解.(信威dsp软件面试题)8、请写出【-8,7】的二进制补码,和二进制偏置码.用Q15表示出0.5和-0.5.(信威dsp软件面试题)9、DSP的结构(哈佛结构);(未知)10、嵌入式处理器类型(如ARM),操作系统种类(Vxworks,ucos,winCE,linux),操作系统方面偏CS方向了,在CS篇里面讲了;(未知)11、有一个LDO芯片将用于对手机供电,需要你对他进行评估,你将如何设计你的测试项目?12、某程序在一个嵌入式系统(200M CPU,50M SDRAM)中已经最优化了,换到零一个系统(300M CPU,50M SDRAM)中是否还需要优化? (Intel)13、请简要描述HUFFMAN编码的基本原理及其基本的实现方法.(仕兰微面试题目)14、说出OSI七层网络协议中的四层(任意四层).(仕兰微面试题目)15、A) (仕兰微面试题目)#i ncludevoid testf(int*p){*p+=1;}main(){int *n,m[2];n=m;m[0]=1;m[1]=8;testf(n);printf("Data value is %d ",*n);}------------------------------B)#i ncludevoid testf(int**p){*p+=1;}main(){int *n,m[2];n=m;m[0]=1;m[1]=8;testf(&n);printf(Data value is %d",*n);}下面的结果是程序A还是程序B的?Data value is 8那么另一段程序的结果是什么?16、那种排序方法最快? (华为面试题)17、写出两个排序算法,问哪个好?(威盛)18、编一个简单的求n!的程序.(Infineon笔试试题)19、用一种编程语言写n!的算法.(威盛VIA 2003.11.06 上海笔试试题)20、用C语言写一个递归算法求N!;(华为面试题)21、给一个C的函数,关于字符串和数组,找出错误;(华为面试题)22、防火墙是怎么实现的? (华为面试题)23、你对哪方面编程熟悉?(华为面试题)24、冒泡排序的原理.(新太硬件面题)25、操作系统的功能.(新太硬件面题)26、学过的计算机语言及开发的系统.(新太硬件面题)27、一个农夫发现围成正方形的围栏比长方形的节省4个木桩但是面积一样.羊的数目和正方形围栏的桩子的个数一样但是小于36,问有多少羊?(威盛)28、C语言实现统计某个cell在某.v文件调用的次数(这个题目真bt) (威盛VIA2003.11.06 上海笔试试题)29、用C语言写一段控制手机中马达振子的驱动程序.(威胜)30、用perl或TCL/Tk实现一段字符串识别和比较的程序.(未知)31、给出一个堆栈的结构,求中断后显示结果,主要是考堆栈压入返回地址存放在低端地址还是高端.(未知)32、一些DOS命令,如显示文件,拷贝,删除.(未知)33、设计一个类,使得该类任何形式的派生类无论怎么定义和实现,都无法产生任何对象实例.(IBM)34、What is pre-emption? (Intel)35、What is the state of a process if a resource is not available? (Intel)36、三个float a,b,c;问值(a+b)+c==(b+a)+c, (a+b)+c==(a+c)+b.(Intel)37、把一个链表反向填空. (lucent)38、x^4+a*x^3+x^2+c*x+d 最少需要做几次乘法? (Dephi)____________________________________________________________________________主观题1、你认为你从事研发工作有哪些特点?(仕兰微面试题目)2、说出你的最大弱点及改进方法.(威盛VIA 2003.11.06 上海笔试试题)3、说出你的理想.说出你想达到的目标. 题目是英文出的,要用英文回答.(威盛VIA2003.11.06 上海笔试试题)4、我们将研发人员分为若干研究方向,对协议和算法理解(主要应用在网络通信、图象语音压缩方面)、电子系统方案的研究、用MCU、DSP编程实现电路功能、用ASIC设计技术设计电路(包括MCU、DSP本身)、电路功能模块设计(包括模拟电路和数字电路)、集成电路后端设计(主要是指综合及自动布局布线技术)、集成电路设计与工艺接口的研究.你希望从事哪方面的研究?(可以选择多个方向.另外,已经从事过相关研发的人员可以详细描述你的研发经历).(仕兰微面试题目)5、请谈谈对一个系统设计的总体思路.针对这个思路,你觉得应该具备哪些方面的知识?(仕兰微面试题目)6、设想你将设计完成一个电子电路方案.请简述用EDA软件(如PROTEL)进行设计(包括原理图和PCB图)到调试出样机的整个过程.在各环节应注意哪些问题?电源的稳定,电容的选取,以及布局的大小.(汉王笔试)IC设计基础(流程、工艺、版图、器件)1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、等的概念).(仕兰微面试题目)2、FPGA和ASIC的概念,他们的区别.(未知)答案:FPGA是可编程ASIC.ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的.根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路.与门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点3、什么叫做OTP片、掩膜片,两者的区别何在?(仕兰微面试题目)4、你知道的集成电路设计的表达方式有哪几种?(仕兰微面试题目)5、描述你对集成电路设计流程的认识.(仕兰微面试题目)6、简述FPGA等可编程逻辑器件设计流程.(仕兰微面试题目)7、IC设计前端到后端的流程和eda工具.(未知)8、从RTL synthesis到tape out之间的设计flow,并列出其中各步使用的tool.(未知)9、Asic的design flow.(威盛VIA 2003.11.06 上海笔试试题)10、写出asic前期设计的流程和相应的工具.(威盛)11、集成电路前段设计流程,写出相关的工具.(扬智电子笔试)先介绍下IC开发流程:1.)代码输入(design input)用vhdl或者是verilog语言来完成器件的功能描述,生成hdl代码语言输入工具:SUMMIT VISUALHDLMENTOR RENIOR图形输入: composer(cadence);viewlogic (viewdraw)2.)电路仿真(circuit simulation)将vhd代码进行先前逻辑仿真,验证功能描述是否正确数字电路仿真工具:V erolog: CADENCE V erolig-XLSYNOPSYS VCSMENTOR Modle-simVHDL : CADENCE NC-vhdlSYNOPSYS VSSMENTOR Modle-sim模拟电路仿真工具:***ANTI HSpice pspice,spectre micro microwave: eesoft : hp3.)逻辑综合(synthesis tools)逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿真中所没有考虑的门沿(gates delay)反标到生成的门级网表中,返回电路仿真阶段进行再仿真.最终仿真结果生成的网表称为物理网表.12、请简述一下设计后端的整个流程?(仕兰微面试题目)13、是否接触过自动布局布线?请说出一两种工具软件.自动布局布线需要哪些基本元素?(仕兰微面试题目)14、描述你对集成电路工艺的认识.(仕兰微面试题目)15、列举几种集成电路典型工艺.工艺上常提到0.25,0.18指的是什么?(仕兰微面试题16、请描述一下国内的工艺现状.(仕兰微面试题目)17、半导体工艺中,掺杂有哪几种方式?(仕兰微面试题目)18、描述CMOS电路中闩锁效应产生的过程及最后的结果?(仕兰微面试题目)19、解释latch-up现象和Antenna effect和其预防措施.(未知)20、什么叫Latchup?(科广试题)21、什么叫窄沟效应? (科广试题)22、什么是NMOS、PMOS、CMOS?什么是增强型、耗尽型?什么是PNP、NPN?他们有什么差别?(仕兰微面试题目)23、硅栅COMS工艺中N阱中做的是P管还是N管,N阱的阱电位的连接有什么要求?(仕兰微面试题目)24、画出CMOS晶体管的CROSS-OVER图(应该是纵剖面图),给出所有可能的传输特性和转移特性.(Infineon笔试试题)25、以interver为例,写出N阱CMOS的process流程,并画出剖面图.(科广试题)26、Please explain how we describe the resistance in semiconductor. Comparethe resistance of a metal,poly and diffusion in tranditional CMOS process.(威盛笔试题circuit design-beijing-03.11.09)27、说明mos一半工作在什么区.(凹凸的题目和面试)28、画p-bulk 的nmos截面图.(凹凸的题目和面试)29、写schematic note(?), 越多越好.(凹凸的题目和面试)30、寄生效应在ic设计中怎样加以克服和利用.(未知)31、太底层的MOS管物理特性感觉一般不大会作为笔试面试题,因为全是微电子物理,公式推导太罗索,除非面试出题的是个老学究.IC设计的话需要熟悉的软件: Cadence, Synopsys, Avant,UNIX当然也要大概会操作.32、unix 命令cp -r, rm,uname.(扬智电子笔试)数字电路1、同步电路和异步电路的区别是什么?(仕兰微电子)2、什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟之间有固定的因果关系.异步逻辑是各时钟之间没有固定的因果关系.3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)线与逻辑是两个输出信号相连可以实现与的功能.在硬件上,要用oc门来实现,由于不用oc门可能使灌电流过大,而烧坏逻辑门. 同时在输出端口应加一个上拉电阻.4、什么是Setup 和Holdup时间?(汉王笔试)5、setup和holdup时间,区别.(南山之桥)6、解释setup time和hold time的定义和在时钟信号延迟时的变化.(未知)7、解释setup和hold time violation,画图说明,并说明解决办法.(威盛VIA2003.11.06 上海笔试试题)Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求.建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间.输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器. 保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间.如果hold time 不够,数据同样不能被打入触发器.建立时间(Setup Time)和保持时间(Hold time).建立时间是指在时钟边沿前,数据信号需要保持不变的时间.保持时间是指时钟跳变边沿后数据信号需要保持不变的时间.如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现metastability的情况.如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量.8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除.(仕兰微电子)9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争.产生毛刺叫冒险.如果布尔式中有相反的信号则可能产生竞争和冒险现象.解决方法:一是添加布尔式的消去项,二是在芯片外部加电容.10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的.CMOS输出接到TTL是可以直接互连.TTL接到CMOS 需要在输出端口加一上拉电阻接到5V或者12V.11、如何解决亚稳态.(飞利浦-大唐笔试)亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态.当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上.在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去.12、IC设计中同步复位与异步复位的区别.(南山之桥)13、MOORE 与MEELEY状态机的特征.(南山之桥)14、多时域设计中,如何处理信号跨时域.(南山之桥)15、给了reg的setup,hold时间,求中间组合逻辑的delay范围.(飞利浦-大唐笔试)Delay < period - setup – hold16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min.组合逻辑电路最大延迟为T2max,最小为T2min.问,触发器D2的建立时间T3和保持时间应满足什么条件.(华为)17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有clock的delay,写出决定最大时钟的因素,同时给出表达式.(威盛VIA 2003.11.06 上海笔试试题)18、说说静态、动态时序模拟的优缺点.(威盛VIA 2003.11.06 上海笔试试题)19、一个四级的Mux,其中第二级信号为关键信号如何改善timing.(威盛VIA2003.11.06 上海笔试试题)20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使得输出依赖于关键路径.(未知)21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等.(未知)22、卡诺图写出逻辑表达使.(威盛VIA 2003.11.06 上海笔试试题)23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和.(威盛)24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot its transfer curve (V out-Vin) And also explain theoperation region of PMOS and NMOS for each segment of the transfer curve? (威盛笔试题circuit design-beijing-03.11.09)25、To design a CMOS invertor with balance rise and fall time,please definethe ration of channel width of PMOS and NMOS and explain?26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)27、用mos管搭出一个二输入与非门.(扬智电子笔试)28、please draw the transistor level schematic of a cmos 2 input AND gate andexplain which input has faster response for output rising edge.(less delaytime).(威盛笔试题circuit design-beijing-03.11.09)29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路.(Infineon笔试)30、画出CMOS的图,画出tow-to-one mux gate.(威盛VIA 2003.11.06 上海笔试试题)31、用一个二选一mux和一个inv实现异或.(飞利浦-大唐笔试)32、画出Y=A*B+C的cmos电路图.(科广试题)33、用逻辑们和cmos电路实现ab+cd.(飞利浦-大唐笔试)34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E).(仕兰微电子)35、利用4选1实现F(x,y,z)=xz+yz’.(未知)36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化简).37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形. (Infineon笔试)38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)39、用与非门等设计全加法器.(华为)40、给出两个门电路让你分析异同.(华为)41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0 多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制.(未知)43、用波形表示D触发器的功能.(扬智电子笔试)44、用传输门和倒向器搭一个边沿触发器.(扬智电子笔试)45、用逻辑们画出D触发器.(威盛VIA 2003.11.06 上海笔试试题)46、画出DFF的结构图,用verilog实现之.(威盛)47、画出一种CMOS的D锁存器的电路图和版图.(未知)48、D触发器和D锁存器的区别.(新太硬件面试)49、简述latch和filp-flop的异同.(未知)50、LATCH和DFF的概念和区别.(未知)51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的.(南山之桥)52、用D触发器做个二分颦的电路.又问什么是状态图.(华为)53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分频?56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出carryout和next-stage. (未知)57、用D触发器做个4进制的计数.(华为)58、实现N位Johnson Counter,N=5.(南山之桥)59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰微电子)60、数字电路设计当然必问Verilog/VHDL,如设计计数器.(未知)61、BLOCKING NONBLOCKING 赋值的区别.(南山之桥)62、写异步D触发器的verilog module.(扬智电子笔试)module dff8(clk , reset, d, q);input clk;input reset;input [7:0] d;output [7:0] q;reg [7:0] q;always @ (posedge clk or posedge reset)if(reset)q <= 0;elseq <= d;endmodule63、用D触发器实现2倍分频的Verilog描述? (汉王笔试)module divide2( clk , clk_o, reset);input clk , reset;output clk_o;wire in;reg out ;always @ ( posedge clk or posedge reset)if ( reset)out <= 0;elseout <= in;assign in = ~out;assign clk_o = out;endmodule64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器件有哪些? b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑.(汉王笔试) PAL,PLD,CPLD,FPGA.module dff8(clk , reset, d, q);input clk;input reset;input d;output q;reg q;always @ (posedge clk or posedge reset)if(reset)q <= 0;elseq <= d;endmodule65、请用HDL描述四位的全加法器、5分频电路.(仕兰微电子)66、用VERILOG或VHDL写一段代码,实现10进制计数器.(未知)67、用VERILOG或VHDL写一段代码,实现消除一个glitch.(未知)68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解的).(威盛VIA 2003.11.06 上海笔试试题)69、描述一个交通信号灯的设计.(仕兰微电子)70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱.(扬智电子笔试)71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱数. (1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求.(未知)72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计工程中可使用的工具及设计大致过程.(未知)73、画出可以检测10010串的状态图,并verilog实现之.(威盛)74、用FSM实现101101的序列检测模块.(南山之桥)a为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0.例如a: 0001100110110100100110b: 0000000000100100000000请画出state machine;请用RTL描述其state machine.(未知)75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写).(飞利浦-大唐笔试)76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号).(飞利浦-大唐笔试)77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x为4位二进制整数输入信号.y为二进制小数输出,要求保留两位小数.电源电压为3~5v假设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程.(仕兰微电子)78、sram,falsh memory,及dram的区别?(新太硬件面试)79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9-14b),问你有什么办法提高refresh time,总共有5个问题,记不起来了.(降低温度,增大电容存储容量)(Infineon笔试)80、Please draw schematic of a common SRAM cell with 6 transistors,point outwhich nodes can store data and which node is word line control? (威盛笔试题circuit design-beijing-03.11.09)81、名词:sram,ssram,sdram名词IRQ,BIOS,USB,VHDL,SDRIRQ: Interrupt ReQuestBIOS: Basic Input Output SystemUSB: Universal Serial BusVHDL: VHIC Hardware Description LanguageSDR: Single Data Rate压控振荡器的英文缩写(VCO).动态随机存储器的英文缩写(DRAM).名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、pipeline、IRQ,BIOS,USB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FIR IIR DFT(离散傅立叶变换)或者是中文的,比如:a.量化误差 b.直方图 c.白平衡1: 每个嵌入式系统都有只读存储器eprom之类的,请问rom中有些什么,如何布局2: 请描叙bootloader的主要功能和执行流程3: 简要分析嵌入式系统的体系结构4: 列出linux文件系统的目录结构5: 将变量a进行移位操作,首先设置a的第3位为1,然后清除a的第3位6: void GetMemory(char *p){p = (char *)malloc(100);}void Test(void){char *str = NULL;GetMemory(str);strcpy(str, "hello world";printf(str);}请问运行Test函数会有什么样的结果?答:char *GetMemory(void){char p[] = "hello world";return p;}void Test(void){char *str = NULL;str = GetMemory();printf(str);}请问运行Test函数会有什么样的结果?答:V oid GetMemory2(char **p, int num){*p = (char *)malloc(num);}void Test(void){char *str = NULL;GetMemory(&str, 100);strcpy(str, "hello";printf(str);}请问运行Test函数会有什么样的结果?答:void Test(void){char *str = (char *) malloc(100);strcpy(str, “hello”);free(str);if(str != NULL){strcpy(str, “world”);printf(str);}}请问运行Test函数会有什么样的结果?答:各大公司电子类招聘题目精选-单片机之类-模拟电路/数字电路考题模拟电路1、基尔霍夫定理的内容是什么?(仕兰微电子)2、平板电容公式(C=εS/4πkd).(未知)3、最基本的如三极管曲线特性.(未知)4、描述反馈电路的概念,列举他们的应用.(仕兰微电子)5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法.(未知)8、给出一个查分运放,如何相位补偿,并画补偿后的波特图.(凹凸)9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因.(未知)10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量.(未知)11、画差放的两个输入管.(凹凸)。
微电子工艺面试问答微电子工艺是现代高科技产业中不可或缺的一环,涉及到半导体、微纳米器件、电路设计等多个方面,因此对于微电子工艺的面试问答必然也是非常重要的。
在面试中,面试官往往会通过一系列的问题,考查面试者的知识水平和实践经验,下面我们就来看看一些典型的微电子工艺面试问答。
1、请问什么是MOSFET?答:MOSFET是金属氧化物半导体场效应晶体管的简称,是一种常用的半导体器件。
MOSFET是双极性器件,有钳位、源极、漏极三个端口。
其主要特性包括输出电阻、漏极导通电压、门电阻和输出电容等。
MOSFET的工作原理是,通过控制电极上的电场强度,调节基区的导电程度,从而控制电路中的电流。
2、请简述CMOS工艺的原理?答:CMOS工艺是一种双极性工艺,即在一个芯片上同时集成N型和P型MOSFET。
CMOS工艺的主要原理是通过在P 型衬底中加入N型区域,形成PN结,从而构成P型MOSFET,同样,在N型衬底中加入P型区域,形成PN结,从而构成N 型MOSFET。
然后利用硅氧化物制备阻挡层,用金属谷极框住MOSFET,最终实现CMOS电路的制备。
3、请介绍一下半导体工艺的主要流程?答:半导体工艺的主要流程包括以下几个步骤:晶圆清洗,光刻,蚀刻,沉积,退火和电镀。
其中,晶圆清洗是为了去除晶圆表面的杂质和污染物,保证后续工艺的进行;光刻是将电路设计中的图形模式通过光刻机在晶圆表面上转移到光刻胶上的过程,主要用来形成各种器件的线路和电路图案,然后通过蚀刻将光刻胶上的图案转移到晶圆表面;沉积是将各种材料的图案通过化学反应在晶圆表面上形成的工艺,主要用来制备器件结构;退火是在高温条件下将器件结构进行严格的控制和调整,以达到预期的性能要求;电镀则是对晶圆在金属结构上进行电解沉积或镀膜,主要用来形成电极和引线等。
4、请问晶体管的制作流程有哪些?答:晶体管的制作流程主要包括以下几个步骤:第一步,制备单晶硅材料;第二步,通过高温化学气相沉积技术,制备硅氧化物层;第三步,通过光刻和蚀刻技术,将晶体管的数据图形导入到硅片上,得到器件结构;第四步,通过扩散、离子注入等技术,控制MOS管的结构和特性;第五步,将器件经过金属化、测试、包装等工艺,最终完成晶体管的制作。
关于笔试,笔试是微电子概论(郝跃主编)和模拟电子技术(孙肖子主编)二选一,笔试时,会发一套卷子,里面有模电和微电子概论,任选一门,可以先看看题,觉得哪个简单就做哪个(当然,这需要你做两手准备时才有可能)下面是07年到09年这三年的微电子概论的笔试真题,可以看出基本有一半的题属于书上最简单的知识,当然还有将近15%可能是书上没有的,所以微电子概论一般都在70多分07年微电子概论复试题(一共6道大题,满分100分,4月9日19:30~21:00)1,什么是N型半导体?什么是P型半导体?如何获得?2,简述晶体管的直流工作原理。
3,简述MOS场效应管的工作特性。
4,CMOS电路的基本版图共几层,都是哪几层?再描述一下COMS工艺流程。
5,专用集成电路的设计方法有哪些?它们有什么区别?6,影响Spice软件精度的因素有哪些?08年微电子复试题1.半导体内部有哪几种电流?写出电流计算公式。
2.晶体管的基极宽度会影响那些参数?为什么?3.经过那些工艺流程可以实现选择“掺杂”?写出工艺流程。
4.双极ic和mos ic的隔离有何不同?5.rom有那些编程结构?各有和特点?6.画出稳压电路的结构图,解释工学原理。
09年微电子复试题1.pn结的寄生电容有几种,形成机理,对pn结的工作特性及使用的影响?15'2.什么是基区宽变效应,基区宽变效应受哪些因素影响?15'3.CMOS集成电路设计中,电流受哪些因素影响?15'4.CMOS集成电路版图设计中,什么是有比例设计和无比例设计,对电学参数有哪些影响?15'5.画出集成双极晶体管和集成MOSFET的纵向剖面图,并说明它们的工作原理的区别?20'6.对门电路而言,高电平噪声容限和低电平噪声容限受哪些因素影响?20'对于模拟电子技术,有填空和计算两种题型,相对而言,要进行计算和电路分析的比较多,难度一般并不大,主要是张进成老师上课的重点和期末考试的重点,所以考模电可能会考比较高的分数,但相对微电子概论,复习起来可能会比较麻烦笔试完后,第二天就是面试,关于面试,主要在于回答专业课的问题,一般来说,专业课的问题都出自模电和微电子概论我简单说一下郝跃课题组去年的情况,抽两道题,一道英语题(一般是与专业知识无关的英语问题),再就是一道专业题(一般出自于模电或是微电子概论),有2分钟左右的准备时间,然后开始回答,回答完之后,有时面试就直接结束,有时可能问题会有扩展,再多问几道专业问题,之后面试就结束了,听力基本没有涉及,至于其他课题组,不太了解,但据说问的问题会多一些,但基本也出自模电或是微电子概论,一般认为,专业问题要比英语更重要,直接决定面试老师对你的印象下面引用一下好网上网友给出的部分去年面试真题专业课面试1. 齐纳击穿与雪崩击穿的原理和区别2. 什么是有比例设计与无比例设计,其影响参数3. 高低电平噪声影响的参数4. 多级放大器的耦合方式及优缺点5. 什么是线性电源6. 直流电源的原理及构成7. PN节的两种电容的机理。
微电子专业面试知识1. 引言微电子是电子工程的一个重要分支,主要研究微观领域的电子器件和电路设计。
面试时,掌握微电子专业的相关知识是非常重要的。
本文将介绍微电子专业面试中常见的知识点,帮助准备面试的同学们更好地应对。
2. 基本概念在微电子面试中,我们首先需要了解一些基本概念。
2.1 微电子微电子是研究微观领域的电子器件和电路设计的学科。
它主要包括集成电路设计、半导体物理学、微电子器件等专业知识。
2.2 集成电路集成电路是将多个电子元件(如晶体管、电阻、电容等)集成在一个芯片上的电路。
根据集成度的不同,集成电路可分为小规模集成电路(SSI)、中规模集成电路(MSI)和大规模集成电路(LSI)等。
2.3 半导体半导体是介于导体和绝缘体之间的材料。
常见的半导体材料有硅(Si)和锗(Ge)。
半导体材料的导电性能可以通过掺杂来调节。
2.4 PN结PN结是由P型半导体和N型半导体结合而成的结构。
它具有单向导电性,可用于制作二极管、三极管等电子元件。
3. 电子器件微电子面试中常会涉及到一些电子器件的原理和设计,以下是一些常见的电子器件及其特点。
3.1 晶体管晶体管是一种用于放大和开关电流的电子器件。
它常用于构建各种类型的电子电路,如放大器、开关等。
常见的晶体管有NPN型和PNP型,根据不同的用途和工作条件选择不同类型的晶体管。
3.2 二极管二极管是只有两个电极的电子器件,具有单向导电性。
它常用于整流电路、信号检测等应用中。
3.3 三极管三极管是一种具有三个电极的电子器件,常用于放大电路中。
它可以放大电流和电压信号,常用于构建放大器等电路。
3.4 MOSFETMOSFET是一种金属氧化物半导体场效应管,是现代集成电路中常用的基本器件之一。
它可以用作放大器、开关、电压控制等应用。
4. 电路设计在微电子面试中,对电路设计的了解也是非常重要的。
以下是一些常见的电路设计知识点。
4.1 放大电路放大电路是对信号进行放大的电路。
电子专业面试题一、导言电子专业是现代科技领域中的重要学科,而面试则是考察应聘者是否具备相关知识和技能的重要环节。
本文将针对电子专业面试中常见的问题进行探讨和解答,帮助应聘者更好地准备和应对面试。
二、基础知识问题在电子专业的面试过程中,面试官通常会提问一些基础知识问题,以下是一些常见问题及其答案:1. 什么是Ohm定律?Ohm定律是指在恒温下,导线两端的电压与电流成正比例关系,即V=IR,其中V表示电压,I表示电流,R表示电阻。
2. 请解释什么是反向恢复时间?反向恢复时间指的是二极管或其他开关元件在从导通状态恢复到截止状态所需的时间。
3. 请解释什么是毫安电流?毫安电流是指电流单位为毫安(mA),是一种小电流单位,常用于测量对电流敏感的电子元器件,如集成电路。
4. 什么是电子滤波器?电子滤波器是指通过电子元器件对信号进行加工和处理,去除或改变信号中的某些频率成分,以实现滤波效果的装置。
5. 请解释什么是放大器的增益?放大器的增益指的是输入信号经过放大器后输出信号的幅度比值,通常用分贝(dB)表示。
三、应用题除了基础知识问题,面试中还可能涉及到一些应用题,以下是一些常见的应用题及其解答方式:1. 设计一个电源电路,输出电压为12V,最大电流为2A。
解答:我们可以设计一个步骤降压电路,采用变压器、整流电路和稳压电路的组合方式,将输入电源的电压降低到12V,并通过稳压电路实现最大电流为2A的输出。
2. 请设计一个集成电路温度测量电路,测量范围为-40℃至+125℃。
解答:我们可以采用温度传感器和模数转换器相结合的方式,将温度传感器的模拟信号转换为数字信号,并通过微处理器进行处理和显示,以实现温度测量。
3. 请设计一个四位十进制计数器电路,实现从0至9的循环计数。
解答:我们可以使用触发器和逻辑门组成一个计数器电路,通过适当的逻辑设计实现从0至9的循环计数,当计数到9时重新回到0。
四、实践能力问题在电子专业的面试中,面试官可能还会提问一些与实践能力相关的问题,以下是一些常见问题及其回答方式:1. 请描述你参与过的一个电子项目,并介绍你在其中扮演的角色。
方正微电子普工面试题方正微电子是一家知名的半导体公司,为了选拔合适的普工人员,他们设计了以下普工面试题。
本文将按照面试题的标准格式,逐个回答这些问题,以便应聘者更好地了解和准备。
1. 请介绍一下方正微电子公司的背景和主营业务。
方正微电子成立于2002年,总部位于中国北京。
作为半导体行业的领军企业,方正微电子专注于集成电路设计、生产和销售。
公司的主营业务包括逻辑芯片、存储芯片、传感器芯片以及各种集成电路解决方案的研发和制造。
2. 请简要介绍一下您的工作经验。
在过去的五年里,我在一家电子制造公司担任普工一职。
主要负责零件的装配、设备的调试和产品的质量检测。
我熟悉电子生产流程,并具备一定的机械操作和维修技能。
3. 您在之前的工作中遇到过哪些困难,您是如何解决的?在之前的工作中,我曾遇到设备故障导致生产线停工的情况。
为了尽快恢复生产,我首先迅速排查故障原因,并与维修人员沟通,解决设备问题。
与此同时,我也组织其他同事进行一些手工操作,以保证生产进程不被耽误。
通过我和团队的努力,我们成功解决了问题,保证了按时交付。
4. 您如何理解和遵守工作中的安全规范?在工作中,安全是最重要的。
我始终认真遵守公司制定的安全规范,如佩戴个人防护装备、正确使用工具和设备,并遵循操作流程。
我会定期参与安全培训,时刻保持安全意识,并及时报告任何潜在的安全风险。
5. 请描述一下您的团队合作经验。
在之前的工作中,我经常需要与其他普工和技术人员密切合作。
我善于倾听和沟通,能够与团队成员建立良好的工作关系。
我也相信团队合作的力量,并能够克服困难,共同完成任务。
6. 您对改善工作效率有什么想法?我认为,改善工作效率需要从多个方面入手。
首先是优化工作流程,通过分析现有流程并提出改进建议来减少生产时间和资源浪费。
其次是加强团队沟通和协作,确保信息畅通,避免重复工作和误解。
最后是不断学习和提升自己的技能,以应对更高效的生产要求。
7. 您如何处理工作中的压力和紧急情况?在工作中,遇到压力和紧急情况是正常的。
第1篇一、基础知识1. 题目:简述半导体材料的特点及其分类。
解析:半导体材料具有导电性介于导体和绝缘体之间的特性。
半导体材料分为元素半导体和化合物半导体。
元素半导体主要有硅、锗等,化合物半导体主要有砷化镓、磷化铟等。
2. 题目:解释PN结的形成原理及其特性。
解析:PN结是由P型半导体和N型半导体组成的。
在PN结形成过程中,P区的空穴和N区的电子相互扩散,形成扩散区。
扩散完成后,由于电荷积累,在PN结两侧形成内建电场,阻止电荷继续扩散。
PN结具有单向导电性、整流作用、电容特性等特性。
3. 题目:什么是集成电路?简述集成电路的发展历程。
解析:集成电路是将多个晶体管、二极管、电阻、电容等元件集成在一个半导体芯片上,实现一定功能的电路。
集成电路的发展历程经历了以下阶段:分立元件阶段、小规模集成电路阶段、中规模集成电路阶段、大规模集成电路阶段、超大规模集成电路阶段。
4. 题目:什么是CMOS技术?简述CMOS技术的特点。
解析:CMOS技术是一种互补金属氧化物半导体技术,由N沟道MOSFET和P沟道MOSFET组成。
CMOS技术具有以下特点:低功耗、高集成度、低噪声、良好的温度稳定性等。
二、模拟电路1. 题目:简述运算放大器的特点及其应用。
解析:运算放大器是一种高增益、差分输入、单端输出的放大器。
运算放大器具有以下特点:高增益、低输入阻抗、高输出阻抗、带宽较宽等。
运算放大器广泛应用于模拟信号处理、模拟电路设计等领域。
2. 题目:解释负反馈的概念及其作用。
解析:负反馈是将输出信号的一部分反馈到输入端,与输入信号进行叠加,从而改变电路的放大倍数、带宽、线性度等特性。
负反馈的作用包括:稳定电路工作点、提高电路线性度、扩展电路带宽等。
3. 题目:什么是滤波器?简述滤波器的基本类型及其特点。
解析:滤波器是一种允许信号通过而阻止或削弱其他信号通过的电路。
滤波器的基本类型包括:低通滤波器、高通滤波器、带通滤波器、带阻滤波器。
中科院微电子所考研复试疑问解答1 复习时候要看哪几本书?复试指定的教材是有《数电》《模电》《信号与系统》《半导体物理》《晶体管原理》《半导体电路》这几本书,但是如果要看完的话会非常吃力,而且效果也不会好。
策略是:(1)要与你想做的方向相联系,如果你要做设计,那么就要把《数电》《模电》《信号与系统》看好,把这三本书看好以后再看半导体物理,如果你想做工艺,那就要把《半导体物理》《晶体管原理》《半导体电路》看完在看《数电》《模电》《信号与系统》(2)复试时候老师在问你问题之前都会要你一个简要的介绍,要求你把你在行的东西说出来,这个时候你就要引导老师来问你,比如你信号比较好,你就要引导老师尽量朝信号方面出题。
(3)如果没有时间肯定会有的书来不及看,那么如果老师问到这方面的问题,那你就老老实实地告诉他你没有学过,老师会理解你的。
至于这几本书以外的书会不会问,当然会,但是很少,而且不固定,没法准备,这就是要看你平时的积累,又是老师会看着你的成绩单提问一些你学过的科目。
不过这些问题一般都很简单、很常识性的。
准备复试时,无需将太多的精力放在这上面。
关键还是要看复试指定的教材。
2 复试时候的流程是怎样的复试时候一般会根据初试排名分上下午考,上午一般是1,3,……单数名次的按顺序入场,下午是2,4……双数名次的顺序入场,不过有时也会打乱顺序。
先考口语,后考专业课,但是口语不计入总分,不用害怕,从来没有人因为口语被淘汰的,口语只是一个过场,拼的还是专业课。
口语分为两个部分,首先3到5分钟的自我介绍(下面准备好),然后是老师给你一个题目让你做演讲,会给你3分钟的准备时间,自我介绍和演讲都有老师会问你一些问题,演讲的题目很固定,去年一共就准备了3个题目,所以重复几率很高,提前问一下你前面的人的题目。
英语口语考完后就是重头戏――专业课测试了,这时候你要去一楼的一个会议室,记住,从你进入老师的视线开始考试已经开始,你的一举一动都是老师判断的标准,所以尽量显得镇定而有风度,进去后是一个自我介绍,主要是你来自哪个大学,学什么专业,对哪部分学的比较好,完了老师开始提问,老师问题的个数和你的初试排名有关,第一名一般不问问题,就拉拉家常就让出来了,前10名一般不会被淘汰,所以问的问题很少,2到3个,而且都不难,很多都很家常,10名以后的中间的大约10个问题,最后的十几名问题会非常多,会把你往死里问,反正你也不能说我没给你机会,当然也又例外,如果你本科学校很好,比如清华北大,就算你排名靠后,也会很容易过关,如果你本科学校连重点都不是,那你很危险了,哪怕你排名很靠前,老师也会使劲问你的。
第1篇一、基础知识1. 问题:请简述基尔霍夫电流定律(KCL)和基尔霍夫电压定律(KVL)的内容。
解析:基尔霍夫电流定律指出,在任何电路节点,流入节点的电流之和等于流出节点的电流之和。
基尔霍夫电压定律指出,在任何闭合回路中,各段电压之和等于零。
2. 问题:什么是电容?请给出平板电容的公式。
解析:电容是电路中存储电荷的能力。
平板电容的公式为 C = ε₀εrA/d,其中C是电容,ε₀是真空电容率,εr是介电常数,A是平板面积,d是平板间距。
3. 问题:三极管有哪些主要类型?请简述NPN型和PNP型三极管的工作原理。
解析:三极管主要有NPN型和PNP型两种类型。
NPN型三极管在基极正电压作用下,电流从发射极流向集电极;PNP型三极管则相反,在基极负电压作用下,电流从发射极流向集电极。
4. 问题:什么是反馈电路?请列举反馈电路的应用。
解析:反馈电路是将放大器的输出部分(部分或全部)送回输入端,以改变放大器性能的电路。
应用包括:稳定放大器增益、改善频率响应、实现信号处理功能等。
5. 问题:负反馈有哪些种类?负反馈的优点是什么?解析:负反馈有电压并联反馈、电流串联反馈、电压串联反馈和电流并联反馈四种类型。
负反馈的优点包括:降低放大器的增益灵敏度、改善放大器的线性失真、扩展放大器的通频带、自动调节作用等。
二、模拟电路6. 问题:放大电路的频率补偿的目的是什么?有哪些方法?解析:放大电路的频率补偿的目的是为了改善放大器的频率响应,防止电路产生自激振荡。
方法包括:串联补偿、并联补偿、密勒补偿等。
7. 问题:频率响应如何判断稳定性?如何改变频响曲线?解析:频率响应的稳定性可以通过波特图来判断,如果增益裕度和相位裕度均大于零,则电路稳定。
改变频响曲线的方法包括:调整电路元件参数、引入频率补偿电路等。
8. 问题:请给出一个查分运放,如何相位补偿,并画补偿后的波特图。
解析:查分运放是一种具有较高开环增益和带宽的运放。
相位补偿可以通过串联电容来实现,以改善电路的相位裕度。
模拟电路1、基尔霍夫定理的内容是什么?(仕兰微电子)(1)基尔霍夫电流定律,简记为KCL ,是电流的连续性在集总参数电路上的体现,其物理背景是电荷守恒公理。
基尔霍夫电流定律是确定电路中任意节点处各支路电流之间关系的定律,因此又称为节点电流定律,它的内容为:在任一瞬时,流向某一结点的电流之和恒等于由该结点流出的电流之和;在列写节点电流方程时,各电流变量前的正、负号取决于各电流的参考方向对该节点的关系(是“流入”还是“流出”);而各电流值的正、负则反映了该电流的实际方向与参考方向的关系(是相同还是相反)。
通常规定,对参考方向背离(流出)节点的电流取正号,而对参考方向指向(流入)节点的电流取负号。
(2)第二定律又称基尔霍夫电压定律,简记为KVL ,是电场为位场时电位的单值性在集总参数电路上的体现,其物理背景是能量守恒公理。
基尔霍夫电压定律是确定电路中任意回路内各电压之间关系的定律,因此又称为回路电压定律,它的内容为:在任一瞬间,沿电路中的任一回路绕行一周,在该回路上电动势之和恒等于各电阻上的电压降之和;KVL 定律是描述电路中组成任一回路上各支路(或各元件)电压之间的约束关系,沿选定的回路方向绕行所经过的电路电位的升高之和等于电路电位的下降之和 2、平板电容公式(C=εS/4πkd)。
4r o r SS SC ddkdξξξξπ===,其中,14o kξπ=为真空中的介电常数;r ξ为相对介电常数; S 为平行板的面积; d 为平行板之间的距离; 3、最基本的三极管曲线特性。
4、描述反馈电路的概念,列举他们的应用。
(仕兰微电子)负反馈种类:(电压并联反馈(shunt-shunt feedback),电流串联反馈(series-series feedback),电压串联反馈(series-shunt feedback)和电流并联反馈(shunt-series feedback);负反馈的优点:4.1降低放大器的增益灵敏度,因此广泛应用在放大器的设计中(amplifier design);4.2改变输入电阻和输出电阻;4.3改善放大器的线性和非线性失真,因此高质音频放大器通常在power output stage采用负反馈;4.4有效地扩展放大器的通频带,因此负反馈广泛应用在broadband amplifiers中。
(079)P&Rbuffer在P&R里面的用途(至少三种)?难度:1答案:1).修hold违例;2).修max_cap违例;3).修SI引起的delay以及noise违例;4).修antenna违例;5).修max_fanout违例;6).修max_length违例;7).修max_transition违例;8).做clock tree(080)logicImplement an AND,OR gate and inverter using2inputs mux?分别各用一个2输入的MUX,做一个与门,或门和反向器难度:1答案:(太简单,省略了)(081)APR如何找到时序上和物理位置上最长的路径?注意:问题不是找最critical path补充:不考虑异步路径,同步里面要考虑multicycle路径难度:4方法有很多,捡一个较为简单的说longest timing path:按照要求修改SDC,如果要求包含multicycle path,则去掉SDC里面的multicycle path如果要求包含async path,则去掉SDC里面的false path改input,output delay为0改所有clock period为同一个数值然后report_timinglongest physical path比较麻烦,因为要考虑detour route,所以不能简单地算2个flop之间的直线距离应该首先在现有的工具里面找现成的命令,如果没有的话,就要先把每条timing path里面的所有net找出来,逐个找到每条net的长度,之和就是这条path的physical length,然后,逐一循环(082)STA问个简单一点的How to calculate maximum operating frequency?如何计算出设计的最高频率?难度:1去掉SDC中多余的(过紧的)设定,report_timing后得到slack,最大的延迟=时钟周期-slack,最高频率就是最大的延迟的倒数其中set_max_delay报出的slack不能计算在内(083)clockDesign a divide-by-3sequential circuit with50%duty cycle?(用标准单元)画一个50%duty cycle的三分频电路难度:1(084)SDCDesign4-bit asynchronous counter?how to set timing constraint for it?画一个4位异步计数器,如何加时序约束?难度:2答案:每个异步FF的时钟端都要定义clock或者generated_clock(085)STA为什么clock gating cell里面用的是latch,如果换成flop的话,有什么不同难度:2用latch可以borrow timing,即便enable信号不满足setup,也可以成功采到实现gating 功能。
亚稳态Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。
建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。
输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。
如果hold time不够,数据同样不能被打入触发器。
建立时间(Setup Time)和保持时间(Hold time)。
建立时间是指在时钟边沿前,数据信号需要保持不变的时间。
保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。
如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现亚稳态(metastability)的情况。
如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
在数字集成电路中,触发器要满足setup/hold的时间要求。
当一个信号被寄存器锁存时,如果信号和时钟之间不满足这个要求,Q端的值是不确定的,并且在未知的时刻会固定到高电平或低电平。
这个过程称为亚稳态(Metastability)。
一些关于微电子方面的笔试题(zz)1.FPGA和ASIC的概念,他们的区别。
(未知)FPGA是可编程ASIC。
ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。
根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。
与门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点.2.建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。
输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。
如果hold time不够,数据同样不能被打入触发器。
建立时间是指在时钟边沿前,数据信号需要保持不变的时间。
保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。
如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现metastability(亚稳态)的情况。
如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
3.什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。
产生毛刺叫冒险。
如果布尔式中有相反的信号则可能产生竞争和冒险现象。
解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。
4.列举几种集成电路典型工艺。
工艺上常提到0.25,0.18指的是什么?(仕兰微面试题目)制造工艺:我们经常说的0.18微米、0.13微米制程,就是指制造工艺了。
制造工艺直接关系到cpu的电气性能。
而0.18微米、0.13微米这个尺度就是指的是cpu核心中线路的宽度。
线宽越小,cpu的功耗和发热量就越低,并可以工作在更高的频率上了。
所以以前0.18微米的cpu最高的频率比较低,用0.13微米制造工艺的cpu会比0.18微米的制造工艺的发热量低都是这个道理了。
5.集成电路前段设计流程,写出相关的工具。
(扬智电子笔试)先介绍下IC开发流程:1.)代码输入(design input)用vhdl或者是verilog语言来完成器件的功能描述,生成hdl代码语言输入工具:SUMMIT VISUALHDLMENTOR RENIOR图形输入: composer(cadence);viewlogic (viewdraw)2.)电路仿真(circuit simulation)将vhd代码进行先前逻辑仿真,验证功能描述是否正确数字电路仿真工具:Verolog: CADENCE Verolig-XLSYNOPSYS VCSMENTOR Modle-simVHDL : CADENCE NC-vhdlSYNOPSYS VSSMENTOR Modle-sim模拟电路仿真工具:***ANTI HSpice pspice,spectre micro microwave: eesoft : hp3.)逻辑综合(synthesis tools)逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿真中所没有考虑的门沿(gates delay)反标到生成的门级网表中,返回电路仿真阶段进行再仿真。
最终仿真结果生成的网表称为物理网表。
7.解释setup和hold time violation,画图说明,并说明解决办法。
(威盛VIA 2003.11.06上海笔试试题)Setup/hold time是测试芯片对输入信号和时钟信号之间的时间要求。
建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。
输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。
如果hold time不够,数据同样不能被打入触发器。
建立时间(Setup Time)和保持时间(Hold time)。
建立时间是指在时钟边沿前,数据信号需要保持不变的时间。
保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。
如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现metastability的情况。
如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
6、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。
产生毛刺叫冒险。
如果布尔式中有相反的信号则可能产生竞争和冒险现象。
解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。
7、如何解决亚稳态。
(飞利浦-大唐笔试)亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。
当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。
在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。
解决方法:1降低系统时钟频率2用反应更快的FF3引入同步机制,防止亚稳态传播4改善时钟质量,用边沿变化快速的时钟信号关键是器件使用比较好的工艺和时钟周期的裕量要大。
8、IC设计中同步复位与异步复位的区别。
(南山之桥)同步复位在时钟沿采复位信号,完成复位动作。
异步复位不管时钟,只要复位信号满足条件,就完成复位动作。
异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。
9、多时域设计中,如何处理信号跨时域。
(南山之桥)不同的时钟域之间信号通信时需要进行同步处理,这样可以防止新时钟域中第一级触发器的亚稳态信号对下级逻辑造成影响,其中对于单个控制信号可以用两级同步器,如电平、边沿检测和脉冲,对多位信号可以用FIFO,双口RAM,握手信号等。
跨时域的信号要经过同步器同步,防止亚稳态传播。
例如:时钟域1中的一个信号,要送到时钟域2,那么在这个信号送到时钟域2之前,要先经过时钟域2的同步器同步后,才能进入时钟域2。
这个同步器就是两级d触发器,其时钟为时钟域2的时钟。
这样做是怕时钟域1中的这个信号,可能不满足时钟域2中触发器的建立保持时间,而产生亚稳态,因为它们之间没有必然关系,是异步的。
这样做只能防止亚稳态传播,但不能保证采进来的数据的正确性。
所以通常只同步很少位数的信号。
比如控制信号,或地址。
当同步的是地址时,一般该地址应采用格雷码,因为格雷码每次只变一位,相当于每次只有一个同步器在起作用,这样可以降低出错概率,象异步FIFO的设计中,比较读写地址的大小时,就是用这种方法。
如果两个时钟域之间传送大量的数据,可以用异步FIFO来解决问题。
10、给了reg的setup,hold时间,求中间组合逻辑的delay 范围。
(飞利浦-大唐笔试)Delay < period - setup–hold11、时钟周期为T,触发器D1的寄存器到输出时间最大为T1max,最小为T1min。
组合逻辑电路最大延迟为T2max,最小为T2min。
问,触发器D2的建立时间T3和保持时间应满足什么条件。
(华为)T3setup>T+T2max,T3hold>T1min+T2min12、说说静态、动态时序模拟的优缺点。
(威盛VIA 2003.11.06上海笔试试题)静态时序分析是采用穷尽分析方法来提取出整个电路存在的所有时序路径,计算信号在这些路径上的传播延时,检查信号的建立和保持时间是否满足时序要求,通过对最大路径延时和最小路径延时的分析,找出违背时序约束的错误。
它不需要输入向量就能穷尽所有的路径,且运行速度很快、占用内存较少,不仅可以对芯片设计进行全面的时序功能检查,而且还可利用时序分析的结果来优化设计,因此静态时序分析已经越来越多地被用到数字集成电路设计的验证中。
动态时序模拟就是通常的仿真,因为不可能产生完备的测试向量,覆盖门级网表中的每一条路径。
因此在动态时序分析中,无法暴露一些路径上可能存在的时序问题;13、同步电路和异步电路的区别是什么?同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。
异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。
14、什么是NMOS、PMOS、CMOS?什么是增强型、耗尽型?什么是PNP、NPN?他们有什么差别?MOS场效应管即金属-氧化物-半导体型场效应管,英文缩写为MOSFET(Metal-Oxide-Semiconductor Field-Effect-Transistor),属于绝缘栅型。
其主要特点是在金属栅极与沟道之间有一层二氧化硅绝缘层,因此具有很高的输入电阻(最高可达1015Ω)。