计算机组成原理
- 格式:docx
- 大小:137.65 KB
- 文档页数:1
0000 0 000 0000 0000 Array
0000 1 111 1111 1111
0100 0000 0000 0000
0100 1111 1111 1111
地址编译码方案:用A14A13A12做译码器输入,则Y4选用RAM;Y0选ROM1和ROM2,当
A11=0时选ROM1,当A11=1时选ROM2。
该存储器的逻辑框图如图4.30所示。Array
图 4.30
18.某机CPU可输出数据线8条(D7~D0),地址线20条(A19~A0),控制线1条(WE)。
目前使用的存储器的存储空间为48KB,其中16KB为ROM,拟用8K x 8位的ROM芯片;32KB 为RAM,拟用16K x 4位的RAM芯片。
①需要两种芯片各多少片?
②画出CPU与存储器之间的连线图(编码器自定)。
③写出ROM和RAM的地址范围。
【解】①用8K x 8位的ROM芯片组合成16KB的ROM,需要ROM芯片2片;用16K x 4位的RAM芯片组合成32KB的RAM,需要RAM芯片4片。
②CPU与存储器之间连线图如图4.31所示。
③因为CPU地址线20条(A19~A0),在图4.31中,为了确保地址不重叠,所以将地址线A16连3:8译码器的使能端E1,地址线A17连3:8译码器的使能端E2,地址线A18、A19和存同时为低时与门输出高电平连3:8译码器的使能端E3,所以只有A19A18A17A16
和存储控制线