数字电子练习题
- 格式:doc
- 大小:2.13 MB
- 文档页数:28
数字电子技术练习题及答案一、填空题1、(238)10=( 11101110 )2 =( EE )16。
(110110.01)2=( 36.4 )16=( 54.25 )10。
2、德•摩根定理表示为 B A +=( B A ⋅ ) , B A ⋅=( B A + )。
3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。
4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ⋅+=⊙ ) 。
5、组成逻辑函数的基本单元是( 最小项 )。
6、与最小项C AB 相邻的最小项有( C B A )、( C B A ⋅ ) 和 ( ABC ) 。
7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。
复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。
8、9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。
11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。
在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。
12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。
(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。
14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。
15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。
16、T TL 与非门的多余输入端不能接( 低 )电平。
17、18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。
19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。
数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.是8421BCD 码,其十进制为 861 。
3.逻辑代数的三种基本运算是 与 , 或 和 非 。
4.三态门的工作状态是 0 , 1 , 高阻 。
5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。
6.施密特触发器的主要应用是 波形的整形 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。
8.实现A/D 转换的主要方法有 , , 。
三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15)数字电子技术试卷(2)二.填空(16)1.十进制数的二进制数是;十六进制数是。
2.逻辑代数中逻辑变量得取值为 0、1 。
3.组合逻辑电路的输出状态只与当前输入有关而与电路原状态无关。
4.三态门的输出有0、1、高阻,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意只能有1个三态门被选通。
5.触发器的基本性质有有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6.单稳态触发器的主要应用是延时。
第一章 数字逻辑基础1-1. 将下列的二进制数转换成十进制数(1)、1011,(2)、10101,(3)、11111,(4)、1000011-2. 将下列的十进制数转换成二进制数(1)、8,(2)、27,(3)、31,(4)、1001-3. 完成下列的数制转换(1)、(255)10=( )2=( )16=( )8421BCD(2)、(11010)2=( )16=( )10=( )8421BCD(3)、(3FF )16=( )2=( )10=( )8421BCD(4)、(1000 0011 0111)8421BCD =()10=()2=()161-4. 完成下列二进制的算术运算(1)、1011+111,(2)、1000-11,(3)、1101×101,(4)、1100÷100 1-5. 设:AB Y 1=,B A Y 1+=,B A Y 1⊕=。
已知A 、B 的波形如图题1-5所示。
试画出Y 1、Y 2、Y 3对应A 、B 的波形。
图题1-51-6选择题1.以下代码中为无权码的为 。
A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码2.以下代码中为恒权码的为 。
A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码3.一位十六进制数可以用 位二进制数来表示。
A . 1B . 2C . 4D . 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。
A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29. 常用的BCD码有。
数字逻辑复习资料一、单选题1、A⊕1⊕0⊕1⊕1⊕0⊕1 = ()。
A. AB.AC. 0D. 12、AB C+A D在四变量卡诺图中有()个小格是“1”。
A.13B.12C.6D.53、完全确定原始状态表中的五个状态A、B、C、D、E,若有效对A和B,B和D,C和E,则最简状态表中只含()个状态。
A.2B.3C.1D.44、十进制数555的余三码为()。
A.101101101B.010*********C.100010001000D.010*********5、下列逻辑门中,()不属于通用逻辑门。
A.与非门B.或非门C.或门D.与或非门6、下列触发器中,()一般不能作为同步时序逻辑电路的记忆元件。
A. D触发器B. J-K触发C. T触发器D. 基本RS触发器7、同步时序电路设计中,状态编码采用相邻编码法的目的是()。
A.减少电路中的触发器B.提高电路速度C.提高电路可靠性D.减少电路中的逻辑门8、设计一个8421码加1计数器,至少需要()个触发器。
A.3B.4C.6D.109、三极管作为开关时工作区域是()。
A. 饱和区+放大区B. 击穿区+截止区C. 放大区+击穿区D. 饱和区+截止区10、()触发器可以用来构成移位寄存器。
A. 基本R-SB. 同步R-SC. 同步DD. 边沿D二、填空题1、数字逻辑电路可分为()和()两大类。
2、在定点计算机中,“0”的原码有()种形式,补码有()种形式。
3、对由与非门组成的基本R-S触发器,当R =()、S =()时,触发器保持原有状态不变。
4、全加器是一种实现两个一位二进制数以及来自低位的进位相加,产生本位“和”及()功能的逻辑电路。
5、化简不完全确定原始状态表引用了状态()的概念。
6、一个Mealy型“0011”序列检测器的最简状态表中包含()个状态,电路中有()个触发器。
7、二进制数10111111对应的八进制数为(),十进制数为()。
8、两输入与非门的输入为01时,输出为()。
第1、2章 习题一、填空题1.由二值变量所构成的因果关系称为 关系。
能够反映和处理 关系的数学工具称为逻辑代数。
2.在正逻辑的约定下,“1”表示 电平,“0”表示 电平。
3.数字电路中,输入信号和输出信号之间的关系是 关系,所以数字电路也称为 电路。
在 关系中,最基本的关系是 、 和 。
4.计数制中的数码个数称为 ,计数制中的每一位数都对应该位上的数码乘以一个固定的数,这个固定的数称作 。
5. 十进制整数转换成二进制整数时需采用 法;十进制小数转换成二进制小数时需采用 法。
十进制数转换为八进制和十六进制时,应先转换成 制,然后再根据转换的 数,按照 一组转换成八进制;按 一组转换成十六进制。
6. 将八进制数(47.5)8转换为十六进制数的结果是 ;将十六进制数(FD )16转换为二进制数的结果是 。
7. 1+1=2是在 数制中成立的,1+1=1是在 代数中成立的。
8. 逻辑代数的基本定律有 律、 律、 律、 律和 律。
9. 在化简的过程中,约束项可以根据需要看作 或 。
最简与或表达式是指在表达式中 最少,且 也最少。
10. 卡诺图是将代表 的小方格按 原则排列而构成的方块图。
卡诺图的画图规则:任意两个几何位置相邻的 之间,只允许 的取值不同。
二、判断正误题1.奇偶校验码是最基本的检错码,用来使用PCM 方法传送讯号时避免出错。
( )2.异或函数与同或函数在逻辑上互为反函数。
( )3.8421BCD 码、2421BCD 码和余3码都属于有权码。
( )4.逻辑函数有多种描述形式,惟独真值表是惟一的。
( )5.每个最小项都是各变量相“与”构成的,即n 个变量的最小项含有n 个因子。
( )6.因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。
( )7.逻辑函数F =A B +A B+B C+B C 已是最简与或表达式。
( )8.利用约束项化简时,将全部约束项都画入卡诺图,可得到函数的最简形式。
精心整理二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C)图。
图12.下列几种TTL电路中,输出端可实现线与功能的电路是(D)。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是(D)。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接VCC4.图2所示电路为由555定时器构成的(A)。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C)。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A)。
A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形uI和输出波形uO如图3所示,则该电路为(C)。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C)。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为(D)。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有(C)个数据信号输出。
A、4B、6C、8D、161、在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D)A、m1与m3B、m4与m6C、m5与m13D、m2与m82、L=AB+C的对偶式为:(B)A、A+BC;B、(A+B)C;C、A+B+C;D、ABC;3、半加器和的输出端与输入端的逻辑关系是(D)A 、与非B 、或非C 、与或非D 、异或4、TTL 集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出:为(B )。
数字电子技术习题一.填空题1.(1011011)2 = ( )8=(____ ___)10=(____ ___)16=(_____)8421BCD2.( 16.25 )10 = ( )2= ( )8=( )16。
3.TTL三态门的三种可能输出状态是_______、_______、_______。
4.数字电路中的三极管一般工作于区和区,而区只是一种过渡状态。
5.CMOS 门电路的闲置输入端不能悬空,对于与门,闲置输入端应当接_______电平。
6.TTL 与非门的多余输入端应接_______电平,或者与有用端 _______。
7.(156.75)10 =(_______)2=(_______)8=(_______)16。
8.数字信号的特点是在上和上都是断续变化的。
9.逻辑代数最基本的逻辑关系有、、三种。
10.多个OC门输出端并联到一起可实现功能。
11. 函数CABBCAY+=,在A = 0,B= 1 ,C=1时,输出为Y =_______。
12.三种基本的逻辑运算是_______运算,_______运算和_______运算。
13. 晶体三极管作为电子开关时,其工作状态必须为_______状态或_______状态。
14.TTL 与门的多余输入端应接_______电平,或者与有用端 _______联。
15.插拔芯片时,应该首先切断。
16.布尔代数的基本规则有代入规则,反演规则和________________规则。
17.逻辑函数的四种表示方法是______、________、________和__________。
18.逻辑代数中3种基本运算是、和。
19.多个OD门输出端并联到一起可实现功能。
20.CMOS与门的多余输入端应接_______电平,或者与有用端 _______。
21.基本逻辑关系有逻辑、逻辑、逻辑。
22. 三态门的“三态”指,和。
23.对于共阴接法的发光二极管数码显示器,应采用电平输出的七段显示译码器。
第4章 习题一、填空题1.组合逻辑电路在任一时刻输出信号的稳态值由 决定,与 无关。
2.对于集成组合逻辑电路,主要通过 来掌握其各管脚的逻辑功能,还应判别其 权的排列以达到正确使用。
3.能将特定信息转换成机器识别的 制数码的组合逻辑电路,称为 器;能将机器识别的 制数码转换成人们熟悉的 制或某种特定信息的组合逻辑电路,称为 器;74LS85是常用的集成组合逻辑电路 器。
4.在多数数据选送过程中,能够根据需要将其中任意一路挑选出来的电路,称为 器,也叫做 开关。
5.74LS147是 线- 线8421BCD 码优先编码器;74LS148芯片是 线- 线的集成优先编码器,其使能端=S 时允许编码;当=S 时各输出端及E O 、S G 均封锁,编码被禁止。
6.两片集成译码器74LS138芯片级联可构成一个 线- 线译码器。
7.目前常用的显示器件有 显示器件和 显示器件。
其中七段发光二极管内部的两种接法分别是: 和 接法。
8.共阴极接法的LED 数码管应与输出 电平有效的译码器匹配,而共阳LED 数码管应与输出 电平有效的译码器匹配。
9.一个班级有52位学生,现采用二进制编码器对每位学生进行编码,则编码的输出至少需 位二进制数才能满足要求。
10.欲实现一个三变量组合逻辑函数,应选用 电路芯片。
二、判断下列说法的对与错1.组合逻辑电路的输出只取决于输入信号的现态。
( )2.3线—8线译码器电路是三—八进制译码器。
( )3.已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。
( )4.编码电路的输入量一定是人们熟悉的十进制数。
( )5.74LS138集成芯片可以实现任意变量的逻辑函数。
( )6.组合逻辑电路中的每一个门实际上都是一个存储单元。
( )7.共阴极结构的显示器需要低电平驱动才能显示。
( )8.只有最简的输入、输出关系,才能获得结构最简的逻辑电路。
( )9.半加器与全加器的区别在于半加器无进位输出,而全加器有。
第一章1.1 二进制(10110.01)B ,八进制数(706.07)O ,和十六进制数(1AF.OF)H 按权展开式分别为 , 和 。
1.2 把十进制数0.39转换成二进制小数,要求:(1) 误差不大于2-7 (2) 误差不大于0.2%1.3 (8C)H =( )D ,(11000110)B =( )D =( )H 。
1.4 十进制数4.25的二进制数和8421BCD 码分别为 。
1.5 十进制数3.625的二进制数和8421BCD 码分别为 。
1.6 带符号数(+11011)B 和(-11011)B 的原码,反码和补码分别为 、 、 和 , , 。
1.7 25的8421码是_____________、余3码是___________。
1.8 用8421码表示的十进制数65,可以写成( )。
A .65 B. [1000001]BCD C. [01100101]BCD D. [1000001]1.9 二进制数101001对应的八进制数为 、十六进制数为 。
1.10 十进制数59对应的二进制数为 、8421BCD 码为 。
1.11 根据对偶规则,当某个逻辑恒等式成立时,该恒等式两侧的对偶式也是相等的,现有恒等式AC AB C B A +=+)(,那么根据对偶规则,写出也相等的对应的另一组恒等式________________________。
1.12 根据对偶规则,当某个逻辑恒等式成立时,该恒等式两侧的对偶式也是相等的,现有恒等式C A B A Y ⋅+⋅=,那么根据对偶规则,写出也相等的对应的另一组恒等式若,则对偶式Y '=________________________。
1.13 将2013个“1”异或后得到的结果是 。
1.14 将2012个“1”同或后得到的结果是 。
1.15 逻辑函数C A AB C B A L +=),,(的最小项表达式为 。
1.16 十进制数3.625的二进制数和8421BCD 码分别为 。
数电练习题一、选择题1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点?A. 高速性B. 稳定性C. 可扩展性D. 低功耗3. 触发器的主要用途是:A. 存储信息B. 放大信号C. 转换信号D. 滤波4. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 输出依赖于过去和当前输入D. 需要时钟信号5. 一个4位二进制计数器,其计数范围是:A. 0-3B. 0-7C. 0-15D. 0-31二、填空题6. 数字电路中最基本的逻辑门是_________、_________和_________。
7. 一个具有8个输入端的与非门,其输出为高电平时,至少需要输入端中有_________个高电平。
8. 触发器的两个稳定状态是_________和_________。
9. 在数字电路中,_________是实现时序逻辑功能的基本单元。
10. 一个3位二进制计数器的最大计数值为_________。
三、简答题11. 请简述什么是同步计数器和异步计数器的区别。
12. 描述一个简单的数字电路设计流程。
13. 解释什么是布尔代数,并给出一个布尔代数的表达式及其简化形式。
四、计算题14. 给定一个逻辑表达式:Y = AB + BCD + A'C'D',使用卡诺图方法化简该表达式。
15. 设有一个4位二进制计数器,其初始状态为0000,求在时钟信号的驱动下,计数器的输出状态序列。
五、设计题16. 设计一个简单的数字钟电路,要求能够显示0到59的秒数,并说明电路的工作原理。
17. 设计一个3位二进制到七段显示的转换电路,并给出相应的真值表。
六、分析题18. 分析一个简单的数字电路,如半加器,并说明其工作原理和输入输出关系。
19. 给出一个带有反馈的触发器电路,并分析其功能。
七、论述题20. 论述数字电路在现代电子技术中的重要性及其应用领域。
习题一、填空题1.( 2分) 一个10位地址码、8位输出的ROM ,其存储容量为 。
2.( 2分) 如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。
3.( 2分) 在下列JK 触发器、RS 触发器、D 触发器 和T 触发器四种触发器中,具有保持、置1、置0和翻转功能的触发器是 。
4.( 2分)为了暂存四位数据信号可用 个触发器构成数据寄存器。
5.( 2分) C A AB Y +=,Y 的最简与或式为 。
6.( 2分) 电路如图1,电路的逻辑表达式F 。
图 1 图 27.(2分) 由555定时器组成的电路如图2,回差电压是 V 。
8.( 2分)设逐次比较型A/D 转换器的参考电压U REF =8V , 输入模拟电压3.5V 。
如果用6位逐次比较型A/D 转换器来实现,则转换器输出的6位码是 。
9.(2分) 四输入TTL 或非门,在逻辑电路中使用时,有2个输入端是多余的,应将多余端接 。
10.( 2分)若每输入1000个脉冲分频器能输出一个脉冲,则由二进制加法计数器构成的分频器需要 个触发器。
11. 在TTL 、CMOS 逻辑族中,在电源电压值相同时,噪声容限大的是_______________.12.F=A B +BD+CDE+A D 最简的与或式是_______________.13.试将函数F A B C AC BC AC A B AB (,,)()=++++,简化成与或表达式F =_____________.14.若某二进制DAC 的最大输出电压是8V ,能分辨的最小输出电压是8mV ,则该转换器输入数字的位数N 至少为 。
15.请写出下图S 的表达式 。
CO 的表达式 。
二、选择题1、是8421BCD 码的是( )。
A 、1010B 、0101C 、1100D 、11012、和逻辑式BC A A + 相等的是( )。
A 、ABCB 、1+BC C 、AD 、BC A +3、二输入端的或非门,其输入端为A 、B ,输出端为Y ,则其表达式Y= ( )。
数字电子技术练习题113AF.2H = 0011 1010 1111.0010 = 1110101111.001B1111101.11B = 0111 1101.1100 = 7D.CH21011.1010B=(1×23+1×21+1×20+1×2-1+1×2-3)D=11.625DDFC.8H =(13×162+15×161+12×160+8×16-1)D = 3580.5D3208转换成十六进制数208D = D0H40.625转换成十六进制数0.625D = 0.1010B= 0.AH5求十进制数876的BCD码876D = (1000 0111 0110)8421BCD876D = 1101101100B=36CH6(1)对于各种集成电路,使用时一定要在推荐的工作条件范围内,否则将导致性能下降或损坏器件。
(2)数字集成电路中多余的输入端在不改变逻辑关系的前提下可以并联起来使用,也可根据逻辑关系的要求接地或接高电平。
TTL电路多余的输入端悬空表示输入为高电平;但CMOS电路,多余的输入端不允许悬空,否则电路将不能正常工作。
(3)TTL电路和CMOS电路之间一般不能直接连接,而需利用接口电路进行电平转换或电流变换才可进行连接,使前级器件的输出电平及电流满足后级器件对输入电平及电流的要求,并不得对器件造成损害。
7①利用半导体器件的开关特性,可以构成与门、或门、非门、与非门、或非门、与或非门、异或门等各种逻辑门电路,也可以构成在电路结构和特性两方面都别具特色的三态门、OC门、OD门和传输门。
②随着集成电路技术的飞速发展,分立元件的数字电路已被集成电路所取代。
③TTL电路的优点是开关速度较高,抗干扰能力较强,带负载的能力也比较强,缺点是功耗较大。
④CMOS电路具有制造工艺简单、功耗小、输入阻抗高、集成度高、电源电压范围宽等优点,其主要缺点是工作速度稍低,但随着集成工艺的不断改进,CMOS 电路的工作速度已有了大幅度的提高。
数字电路练习题第一部分门电路一、填空题1. 数字集成电路按开关元件不同,可分为TTL集成电路和CMOS集成电路两大类。
2. 数字电路中的三种基本逻辑门电路是与门、或门、非门。
3.三态门是在普通门的基础上增加控制电路构成的,它的三种输出状态是高电平、低电平和高阻态。
4. 与门、与非门的闲置输入端应接高电平;或门、或非门的闲置输入端应接低电平。
5. 图1所示三态门在1EN=时,Y的输出状态是高阻态。
6. 利用TTL与非门实现输出线与应采用OC 门,实现总线传输应采用三态门。
7. 图2为几种常见逻辑门电路的逻辑符号,试分别写出其名称和逻辑表达式。
名称逻辑表达式名称(a)与门(b)非门(c)与非门(d)或非门8.系称为或逻辑关系。
二、选择题1. 下列几种逻辑门中,能用作反相器的是 C 。
A. 与门B. 或门C. 与非门2. 下列几种逻辑门中,不能将输出端直接并联的是 B 。
A. 三态门B. 与非门C. OC门3. TTL与非门的输入端在以下四种接法中,在逻辑上属于输入高电平的是 C 。
A. 输入端接地B. 输入端接同类与非门的输出电压0.3VC. 输入端经10kΩ电阻接地D. 输入端经51Ω电阻接地4. TTL与非门的输入端在以下4种接法中,在逻辑上属于输入低电平的是 D 。
A. 输入端经10kΩ电阻接地B. 输入端接同类与非门的输出电压3.6VC. 输入端悬空D. 输入端经51Ω电阻接地5. 逻辑电路如图3所示,该电路实现的逻辑关系为 C 。
A. Y AB= B. Y AB= C. Y AB=D. Y A B=+6. 图4为TTL逻辑门,其输出Y为 D 。
A. AB C+B. A BC+C. A B C++ D. ABENYAB图1 填空题5用图&ABY(a)YABYA(d)(c)图2 填空题7用图(b)图3 选择题5用图YA图4 选择题6用图Y7. 图5电路实现的逻辑功能是C 。
A. Y AB = B. =+Y A B C. =⊕Y A B D. ⊙=Y A B8. 门电路使用时需要外接负载电阻和电源的是 D 。
A. 与门B. 与非门C. 异或门D. OC 门9. 以下各种接法不正确的是 D 。
A. 与非门闲置输入端接1B. 或非门闲置输入端接地C. TTL 与非门闲置输入端悬空D. CMOS 门闲置输入端悬空10. 图6中能实现Y AB =功能的TTL 门是 B 。
11. 图7中,能实现=+Y AB AB 的逻辑门是 C 。
12. 图8中电路连接和给定逻辑功能都正确的是 C 。
YY(B)(A)图6 选择题10用图YYA(B)(A)(C)图7 选择题11用图YA (D)A A BY=1六、画图题先写出图12所示各门电路的逻辑表达式,再根据输入信号A 、B 的波形,对应画出各个门的输出波形。
AB Y 1 Y 2 =1Y 3Y 4 图12 题六用图Y 3Y 12A BY 4=1图8 选择题12用图(D)Y AB CD =+YYY(B)(A)(C)YV解:波形如图12第二部分 组合逻辑电路一、 填空题1. 逻辑代数的三种基本逻辑运算是 与 、 或 和 非 ,在电路上,分别用 与 门、 或 门和 非 门来实现。
2. 逻辑变量和逻辑函数的取值只有 0 和 1 两种可能。
3. 逻辑函数的表示方法有 真值表 、 逻辑表达式 、 逻辑图 、 波形图 、 卡诺图五种。
4.“全1出0,有0出1”描述的逻辑关系是 与非逻辑 。
5. 11+1100+⋅ 1 。
6. A B +A AB += A+B ,AB AB += A 。
7. ABC C B +之值为Y = 1 。
8. 二进制的基数是 2 ,其第i 位的权值是 2i-1 。
9. 在二-十进制码中,1位十进制数用 4 位二进制码表示,8421BCD 码从高位到低位的权值依次为 8、4、2、1 。
10.(93)10=( 101 1101 )2,(93)10=( 1001 0011 )8421BCD 11. 最简与或式的标准有两个,即 与项数最少 、 每个与项中变量数最少 。
12. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。
13. 编码器的功能是将输入信号转化为 二进制代码输出 。
14. 编码器可分为 二进制编码器 和 二-十进制编码器 ,又可分为 普通编码器和 优先编码器 。
15. 常用的译码器电路有 二进制译码器、 二-十进制译码器 和 显示译码器 等。
16. 七段显示译码器74LS48输出高电平有效,用以驱动共阴极LED 显示器。
当输入01010123=A A A A 时,输出abcdefg = 1011011 ,显示字形 5 。
17. 数据选择器的逻辑功能是 从2n 个输入信号中选择一个送到唯一输出端 ;数据分配器Y 2=1的逻辑功能是 根据地址信号的要求将公共总线上的一路输入数据分配到指定输出通道上去 。
二、 选择题1.“入1出0,入0出1”的逻辑运算关系属于 C 。
A. 与运算B. 或运算C. 非运算D. 与非运算2. 使函数Y AB AB =+的值为0的变量取值组合为AB = C 。
A. 00、11B. 00、10C. 01、10D. 01、113. 使函数CD AB Y +=之值为1的变量取值组合是 A 。
A. AB =00 ,CD 至少有一个0B. AB =01 ,CD 至少有一个1C. AB =10 ,CD =11D. AB =11 ,CD 任意组合4. Y ABC AC BC =++,当1A C ==时, D 。
A. Y B =B. B Y =C. 0=YD. 1=Y5. 3个逻辑变量的取值组合共有 C 种。
A. 3B. 6C. 8D. 166. 下列逻辑函数属于与非式的是 B 。
A. Y AB =B. Y AB =C. Y ABC =D. Y ABC =7. 与++AB AC BC 相等的式子是 A 。
A. +AB CB. +AB ACC. +AB BCD. +AB AB8. 图1所示波形关系的逻辑函数表达式为 C 。
A. =Y ABB. =+Y A BC. =⊕Y A BD. ⊙=Y A B9. 表1所示的真值表,其函数式为 C 。
A. =(⊕)Y A A BB. =⋅⊕Y A A BC. =(⊕)Y A A BD. =⋅⊕Y A A B10. 余3码的0011对应的十进制数是 C 。
A. 3B. 6C. 0D. 911. 二进制数1001 0110转换为十进制,应得 A 。
A. 150B. 151C. 96D. 9812. 十进制数35转换为二进制数得 A ,转换为8421BCD 码得 C 。
A. 100011B. 100001C. 00110101D. 0101001113. 属于无权码的是 B 。
A. 8421码B. 余3码C. 2421码D. 自然二进制码图1 选择题8用图14. 组合逻辑电路通常由 A 组成。
A. 门电路B. 编码器C. 译码器D. 数据选择器15. 8线-3线优先编码器74LS148,低电平输入有效,反码输出。
当对5I 编码时,输出210Y Y Y 为 C 。
A. 000B. 101C. 010D. 10016.优先编码器同时有两个或两个以上信号输入时,是按 D 给输入信号编码。
A. 高电平B. 低电平C. 高频率D. 高优先级17. 8421BCD 译码器74LS42输出低电平有效,当输入32101000A A A A =时,其输出09Y Y ~等于 D 。
A. 0000000010B. 1011111111C. 010*******D. 111111110118. 4选1数据选择器构成逻辑函数产生器的电路连接如图2所示,该电路实现的逻辑函数是 C 。
A. Y AB =B. Y AB AB =+C. Y AB AB =+D. Y A B =+四、计算题1. 将下列十进制数转换为二进制数。
(1)(25)10=(11001)2 (2)(53.25)10=(110101.01)22. 将下列二进制数转换为十进制数。
(1)(1001)2 =(9)10 (2)(1001011)=(75)103. 将下列各数转换为8421BCD 码。
(1)(100011)2 =(0011 0101)8421BCD (2)(231)10=(0010 0011 0001)8421BCD4. 将下列数码分别看作自然二进制数和8421BCD 码,求出相应的十进制数。
(1) 10010111 (2) 0101 0110 0011(10010111)2=(151)10 (0101 0110 0011)2=(1379)10 (10010111)8421BCD =(97)10 (0101 0110 0011)8421BCD =(563)10图2 选择题18用图五、组合逻辑电路设计题1. 某产品有A 、B 、C 、D 四项指标。
其中规定主要指标A 、B 必须满足要求,其余指标C 、D 只要有一个达标即可判定产品Y 为合格。
试设计一个逻辑电路实现此产品合格判定功能,要求:(1)列出真值表,(2)写出输出函数的最简与或式,(3)画出用与非门实现该电路的逻辑图。
解: (1)(2)(3)2. 现有三个车间,每个车间各需10kW 电力,这三个车间由两台发电机组供电,一台功率为10kW ,另一台功率为20kW 。
三个车间经常不同时工作。
试用与非门和异或门设计一个逻辑电路,能够根据各车间的工作情况,以最节约电能的方式自动完成配电任务。
解: (1)(2)(3)3. 用集成译码器74LS138和4输入与非门实现表2所示真值表的逻辑功能。
先写出逻辑表达式,再画出逻辑电路图。
解: (1)(2)S 2 S 14. 分别用8选1数据选择器和4选1数据选择器实现逻辑函数Y AC BC =+,画出逻辑图。
解: (1)(2)5. 设计一个电路实现图3所示的逻辑功能。
要求:(1)列出真值表,(2)写出函数表达式,(3)用4选1数据选择器实现电路。
AB CC解: (1)(2)(3)六、组合逻辑电路分析题1. 试分析图4所示电路的逻辑功能。
图4 电路分析题1用图A B CA BY图3 组合逻辑电路设计题5用图解:(1)(2)(3)三人表决器电路2. 试分析图5所示电路的逻辑功能。
解: 图5 电路分析题2用图②③二变量同或电路3. 图6是BCD-七段显示译码/驱动器74LS48驱动一位数码管的连接方法。
请问,当输入8421BCD 码为32100011A A A A =时,图中发光二极管a g LED LED ~的亮灭情况如何?数码管显示的字形是什么?解:a 、b 、c 、d 、g 亮,e 、f 灭。
显示“3”。
4. 二-十进制译码器74LS42按图7连接。