(完整版)数电题库填空题整理复习
- 格式:doc
- 大小:443.01 KB
- 文档页数:5
考点 一 进制转换1、(11101001)2=( 233 )10=( E9 )162、二进制码11100001表示的十进制数为 ( 225 ) ,相应的8421BCD 码为 (001000100101 )。
3.(406)10= ( 010*********)8421BCD十进制数(75)10的8421BCD 编码是 01110101 。
4.(00101101)2 = ( 45 )10 = ( 01000101 )8421BCD 。
5、(1001.0110)B=( 9.6 )H6.(01101001)2=( 105 )10=( 69 )167、十六进制数(7E.5C )16等值的二进制数为(01111110.01011100)2,等值的八进制数为(176.270)88(37)10=(100101)2=( 25 )169.(B4)16 ,(178)10, (10110000)2中最大数为(B4)16,最小数为_(10110000)210将十进制数287转换成二进制数是100011111;十六进制数是11F 。
、11位十六进制数转化为二进制数有_20_位12十进制数238转换成二进制数是_11101110_;十六进制数是_ EE _。
13.(33)10=( 21 )16=( 100001 )214. 将十进制数45转换成十六进制为 (2D)16 。
15二进制数A=1011010,B=10111,则A-B= 1000011 。
16十进制数228转换成二进制数是_(11100100)2_;十六进制数是_(E4)16 _.考点2 触发器的种类及特征方程 重点1.根据触发器功能的不同,可将触发器分成四种,分别是 RS 触发器、JK 触发器、 T 触发器和 D 触发器。
对于上升沿触发的D 触发器,它的次态仅取决于CP__上升_沿到达时___D___的状态。
2、D 触发器的特征方程为( n n D Q=+1 ) ,JK 触发器的特征方程为 (n n n Q K Q J Q +=+1 ),T 触发器的特征方程为RS 触发器的特性方程为Q n+1=n Q R S R S ⋅+;约束方程为_RS=0__。
Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b .寄存器只能存储小量数据,存储器可存储大量数据。
c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。
数字电路期末复习题及答案一、填空题1数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 _ 和_0 ___ 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A BCD +A+B+C+ __________ 。
6、逻辑函数F=A B A B A B AB = ________ 0 _______ 。
7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现丄与功能。
8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2 个稳态,存储8位二进制信息要__8 ________________________个触发器。
1 0、一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S = 0且R= 0的信号。
11、一个基本RS触发器在正常工作时,不允许输入R=S= 1的信号,因此它的约束条件是RS=0 。
1 2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
、选择题1 一位十六进制数可以用 C 位一进制数来表示。
A 1B . 2 C.4D162、十进制数25用8421BCD码表示为 B 。
A 10 101B . 0010 0101 C.100101 D .101013、以下表达式中符合逻辑运算法则的是D。
《数字电子技术》复习题一、填空题1.(127)10= ( )2=( )8=( )16= ( )8421BCD2. n 变量的逻辑函数有 个最小项,任意两个最小项的乘积为3. 计算机键盘上101个键用二进制代码进行编码,至少应为___位二进制代码。
4. 1个变量可构成 个最小项,每种变量的取值可使 个最小项的值为1。
5. 当A=1,B=1,C=0时,A ⊕B ⊕C= ,A+B ⊕C= 。
6. 函数 的反函数 = 。
7. OC 门的典型应用 , 和 。
8. 除去有高、低电平两种输出状态外,三态门的第三态输出是____状态。
9. 优先编码器74LS148输入为```,输出为、、。
当使能输入,,时,输出应为________________________。
10. n 位二进制代码的线译码器,必然有_____个输出端,且译码器工作时,只有_____个呈现有效电平。
11. 一个十六选一的数据选择器,其选择控制信号端有________个。
12. J-K 触发器在直接复位时应使D R =________ ,D S =________。
13. JK 触发器的特性方程为 。
14. 可控R-S 触发器、J-K 触发器在直接复位时应使D R =_____ ,D S =______。
15. 将D 触发器的D 端连在 端上,假设Q (t )=0,则经过100个脉冲作用后,它的次态Q(t+100)为_________________________。
16. 构造一个模6计数器需要 个状态, 个触发器。
17. 用四个触发器组成的计数器最多应有 个有效状态,若要构成十二进制计数器,最少用. 个触发器,它有 个无效状态。
18. 由于R-S 触发器有_________个稳态,因此它可记录_________________位二进制码。
若存储一字节二进制信息,需要_____________个触发器。
19. 若要制成一个60分频器,至少需要 片74LS161。
数电填空题题库教师组卷学生备考练习用1. 集电极开路门的英文缩写为( OC )门,工作时必须外加电源和上拉电阻。
2. OC 门称为(集电极开路) 门,多个OC 门输出端并联到一起可实现( 线与 )功能。
3. 逻辑代数又称为( 布尔 )代数。
最基本的逻辑关系有( 与 )、( 或 ) 、( 非 )三种。
4. 逻辑函数的常用表示方法有( 逻辑表达式 )、( 真值表 )、( 卡诺图 )。
5. 摩根定律又称为( 反演律 )。
6. 逻辑函数F=A ̅+B+C ̅D 的反函数F ̅= ( A B ̅(C+D ̅) )。
7. 触发器有( 2 )个稳态,存储8位二进制信息要( 8 )个触发器。
8. 一个基本RS 触发器在正常工作时,它的约束条件是R ̅+S ̅=1,则它不允许输入S̅=( 0 )且R ̅=( 0 )的信号。
9. 一个十位D/A 转换器,当输入全1时,其输出电压V O 为5.115V 。
当输入二进制数为1010101000时,其输出电压V O 为( 3.4 )V 。
10. 根据下图所示计数状态转换图回答:它是按( 无 )权编码规律进行计数的, 它是( 10 )进制计数器(即模M 为多少)。
11. 写出如下图所示电路Z1的逻辑函数式:(A ̅+B C ̅ 或A ̅ B ̅+AC ̅̅̅̅B )1 TG& BC ACMOS 100K12.存储容量为4K×8位的RAM存储器,其地址线为( 12 )条、数据线为( 8 )条。
13.用4个触发器可以存储( 4 )位二进制数。
14.八进制数(34.2 ) 8的等值二进制数为(011100.010)2;15.十进制数98 的8421BCD 码为(10011000 )8421BCD。
16.TTL 与非门的多余输入端悬空时,相当于输入( 高)电平。
17.如图所示电路中F1的最简逻辑表达式为( AB )。
F 2 、F 3 分别属于何) ;F3: ( 或门)。
数电复习题和答案一、选择题1. 数字电路中最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、或、同或、非答案:D2. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出与输入有延时C. 没有记忆功能D. 电路结构简单答案:B3. 触发器的主要功能是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 产生时钟信号答案:A二、填空题1. 一个3输入的与门,当输入都为高电平时,输出为________。
答案:高电平2. 一个D触发器的Q端在时钟信号上升沿触发时,其输出Q与输入D的关系是________。
答案:Q=D3. 一个4位二进制计数器在计数到15后,下一个状态是________。
答案:0三、简答题1. 简述什么是布尔代数,并给出一个布尔代数的基本运算规则。
答案:布尔代数是一种数学逻辑代数,用于处理二值逻辑变量的运算。
布尔代数的基本运算规则包括交换律、结合律、分配律、德摩根定律等。
2. 解释什么是时序逻辑电路,并给出一个常见的时序逻辑电路的例子。
答案:时序逻辑电路是一种包含存储元件的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
常见的时序逻辑电路包括触发器、寄存器和计数器等。
四、计算题1. 给定一个逻辑表达式Y = A + B'C,使用卡诺图化简该表达式。
答案:首先绘制卡诺图,然后圈出最小项,最后写出化简后的表达式。
化简后的表达式为Y = A + B'。
五、分析题1. 描述一个简单的同步计数器的工作原理,并说明其特点。
答案:同步计数器是一种时序逻辑电路,其所有触发器的时钟输入都连接到同一个时钟信号。
工作原理是,每个时钟脉冲触发所有触发器同时更新状态。
其特点是计数速度快,计数精度高,但电路复杂度较高。
六、实验题1. 设计一个3位二进制计数器,并说明其工作原理。
答案:3位二进制计数器可以采用3个D触发器串联实现。
数字电子技术期末复习题库及答案完整版数字电子技术期末复习题库及答案HEN system office room 【HEN16H-HENS2AHENS8Q8-HENH1688】第1单元能力训练检测题一、填空题1、由二值变量所构成的因果关系称为逻辑关系。
能够反映和处理逻辑关系的数学工具称为逻辑代数。
2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。
3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。
在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。
4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。
十进制计数各位的基数是10,位权是10的幂。
5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。
6、进位计数制是表示数值大小的各种方法的统称。
一般都是按照进位方式来实现计数的,简称为数制。
任意进制数转换为十进制数时,均采用按位权展开求和的方法。
7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。
8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。
9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。
10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。
13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。
卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。
14、在化简的过程中,约束项可以根据需要看作1或0。
二、判断正误题1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。
(对)2、异或函数与同或函数在逻辑上互为反函数。
(对)3、8421BCD码、2421BCD码和余3码都属于有权码。
(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。
数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题1、一位十六进制数可以用 C 位二进制数来表示。
A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。
数电技术复习题答案一、填空题1. 逻辑门电路中,基本的逻辑运算有与、或、非、与非、或非、异或和同或。
2. 触发器按功能可分为SR触发器、JK触发器、D触发器和T触发器。
3. 在数字电路中,常用的编码方式有二进制编码、BCD编码、格雷码等。
4. 计数器按照计数方式可分为同步计数器和异步计数器。
5. 一个4位二进制计数器可以表示的最大十进制数是15。
二、选择题1. 下列哪个不是基本的逻辑运算?A. 与B. 或C. 非D. 加答案:D2. D触发器的输出状态取决于哪个输入端的状态?A. D端B. Q端C. Q非端D. 时钟端答案:A3. 一个3位二进制计数器可以表示的最大十进制数是?A. 7B. 8C. 9D. 10答案:A4. 格雷码转换为二进制码时,相邻的两个码组之间只有一位二进制数不同,这种编码方式的优点是?A. 便于计算B. 便于存储C. 抗干扰能力强D. 便于转换答案:C三、简答题1. 请简述什么是同步计数器和异步计数器,并说明它们的主要区别。
同步计数器是指所有触发器的时钟输入端都连接在一起,由同一个时钟信号控制。
而异步计数器中,每个触发器的时钟输入端是独立的,可以由不同的时钟信号控制。
主要区别在于同步计数器的所有触发器同时更新状态,而异步计数器的触发器状态更新是逐个进行的。
2. 说明D触发器和JK触发器在功能上的主要区别。
D触发器的输出状态仅取决于D端的输入状态,而JK触发器的输出状态取决于J和K两个输入端的状态。
D触发器通常用于数据锁存,而JK触发器由于其复杂的功能,可以用于更复杂的时序控制。
四、计算题1. 给定一个4位二进制计数器,其初始状态为0000,试计算经过5个时钟脉冲后的计数器状态。
初始状态为0000,经过5个时钟脉冲后,计数器状态依次为0001、0010、0011、0100、0101。
2. 若有一个8位二进制计数器,其初始状态为10101010,经过3个时钟脉冲后,计数器的状态是什么?初始状态为10101010,经过3个时钟脉冲后,计数器状态依次为10101011、10101100、10101101。
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
一、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许5、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器7、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10008、在图所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○49、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器10、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定11、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器13、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大14、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○415.在何种输入情况下,“与非”运算的结果是逻辑0。
《数字电子技术基础》试卷一一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态, 施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。
6、一个四选一数据选择器,其地址输入端有个。
二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表《数字电子技术基础》试卷一答案一、填空题(22分每空2分) 1、A ,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A +2)AC AD B A d m D C B A L++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3))(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题(10分 每题5分) 1、 2、四、分析题(17分) 1、(6分)B A L ⊕=2、(11分)五进制计数器五、设计题(28分) 1、(20分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、A B C R Y G 0 0 0 00 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1绿三个批示灯的 状态,“1”表示亮,“0”表示灭。
复习题一、填空题L (48)10 =( _______________________ )2=( _________________ )16=( )8421BCD =( )余三码2.2015个1异或的结果为______________ o3.三态门的输出是1态、__________ 和__________ -4.一个8线-3线编码器,当输入人匕匕蛉乙呂«人=00100000时,输出代码是_______ o5.若将一个异或门(输入为A、B)当作反相器来使用,则输入A、B端 _____________ o6.逻辑函数式Y = AB^(CDy,其反函数尸二__________________________ o7.555定时器可以组成____________ 、 _____________ 、________________ o&用5级触发器组成20进制计数器,其无效状态个数为___________ 。
9.一个四位二进制减法计数器,其状态初始值为1010,经过100个时钟周期以后,该计数器的状态值为___________ O10.______________________________________ 如(110011)2为有符号数,则其反码为______________________________________________ ,补码为______________1 1 ( 1A) ]6 =( __________________ )2=( __________________ )8=( )10=( )8424BCD12 个201同或的结果为 ________________ 。
13.三态门的输出可以并联使用,实现____________________ 功能14.一个8线・3线优先编码器,输入高屯平有效,£最优先,当YoYMYMYMYKllOlllO时,输出代码是________ 。
数字集成电路一、 填空题1. “全1出0,有0出1”描述的逻辑关系是 与非逻辑 。
2. 101ABC =时,函数C B AB Y +=之值为Y = 1 。
3. 、 逻辑表达式、 逻辑图 、 波形图 、卡诺图五种。
4. A B +AB A AB += A +B ,AB AB += A 。
5. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。
6. 编码器的功能是将输入信号转化为 二进制代码输出 。
7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态 ,而且还取决于电路 原来的状态 。
所以时序电路具有 记忆 性。
8. 计数器的主要用途是对脉冲进行 计数 ,也可以用作 分频 和 定时 等。
9. 用n 个触发器构成的二进制计数器计数容量最多可为 2n -1 。
10. 寄存器可分成 数码 寄存器和 移位 寄存器。
11. 寄存器主要用来暂时存放 数码或信息 ,是一种常用的时序逻辑部件。
12. 一个触发器可以构成 1 位二进制计数器,它有 2 种工作状态,若需要表示n 位二进制数,则需要 n 个触发器。
13. 在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。
14. 施密特触发器具有 回差 现象,又称 滞回 特性。
15. 单稳态触发器最重要的参数为 脉冲宽度 ;多谐振荡器最重要参数为振荡周期 。
16. 常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 单稳态触发器 、 施密特触发器 。
17. 施密特触发器有 两 个稳态,单稳态触发器有 一 个稳态,多谐振荡器有零 个稳态。
18. 单稳态触发器输出脉冲宽度由 定时元件参数 决定;而施密特触发器输出脉冲宽度由 输入信号 决定。
19. 施密特触发器的主要用途有波形变换、整形、脉冲幅度鉴别、构成多谐振荡器 等。
二、 选择题1. Y ABC AC BC =++,当1A C ==时, D 。
考点 一 进制转换1、(11101001)2=( 233 )10=( E9 )162、二进制码11100001表示的十进制数为 ( 225 ) ,相应的8421BCD 码为 (001000100101 )。
3.(406)10= ( 010*********)8421BCD十进制数(75)10的8421BCD 编码是 01110101 。
4.(00101101)2 = ( 45 )10 = ( 01000101 )8421BCD 。
5、(1001.0110)B=( 9.6 )H6.(01101001)2=( 105 )10=( 69 )167、十六进制数(7E.5C )16等值的二进制数为(01111110.01011100)2,等值的八进制数为(176.270)88(37)10=(100101)2=( 25 )169.(B4)16 ,(178)10, (10110000)2中最大数为(B4)16,最小数为_(10110000)210将十进制数287转换成二进制数是100011111;十六进制数是11F 。
、11位十六进制数转化为二进制数有_20_位12十进制数238转换成二进制数是_11101110_;十六进制数是_ EE _。
13.(33)10=( 21 )16=( 100001 )214. 将十进制数45转换成十六进制为 (2D)16 。
15二进制数A=1011010,B=10111,则A-B= 1000011 。
16十进制数228转换成二进制数是_(11100100)2_;十六进制数是_(E4)16 _.考点2 触发器的种类及特征方程 重点1.根据触发器功能的不同,可将触发器分成四种,分别是 RS 触发器、JK 触发器、 T 触发器和 D 触发器。
对于上升沿触发的D 触发器,它的次态仅取决于CP__上升_沿到达时___D___的状态。
2、D 触发器的特征方程为( n n D Q=+1 ) ,JK 触发器的特征方程为 (n n n Q K Q J Q +=+1 ),T 触发器的特征方程为RS 触发器的特性方程为Q n+1=n Q R S R S ⋅+;约束方程为_RS=0__。
若将D 触发器转换成T 触发器,则应令D= T Q n⊕ 3、对边沿JK 触发器,若现态为0时,若要次态为1有K= 0 ,J= 1和 K= 1 ,J= 1 两种方法。
3.对边沿JK 触发器,若现态为1时,若要次态为1有K= 0 ,J= 1 和K= 0 ,J= 0 两种方法。
4.对主从RS 触发器,若现态为1时,若要次态为1有R= 0 ,S= 1 和 R= 0 ,S= 0 两种方法。
5.欲将触发器置为“1”态,应使D R '= 1 , D S '= 0 。
6.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接 高 电平考点3A/D 装换1能将模拟信号转换成数字信号的电路,称为A/D ;而将能把数字信号转换成模拟信号的电路称为 D/A 。
2逐次逼近型ADC 的数码位数越多,转换结果越(精确),但转换时间越 (长)。
3A/D 转换器以输出二进制代码的位数表示分解度的好坏,其位数越多说明量化误差 越小 ,转换精度 越高 。
4.若要求D/A 转换器的精度要小于0.25%,至少应选___9_位的D/A 转换器。
5、 转换精度 和 转换速度 是A/D 、D/A 转换器的两个最重要的指标6在A/D 转换器中性能最稳定、抗干扰能力最强的是 双积分型A/D 转换器 ,而转换速度最快的是 并联型A/D 转换器 。
A/D 转换的一般步骤包括 采样 、 保持 、 量化 和编码。
6、对8位D/A 转换器,若V REF =8V ,当输入数字量为时(01100010)2时,输出电压为 -3.062 V 。
7.4位DAC 中,基准电压=10V ,D 3D 2D 1D 0=1010时对应的输出电压为 -6.25V 。
8、已知被转换的信号的上限截止频率为10kHz ,则A/D 转换器的采样频率应高于( 20 )kHz ;完成一次转换所用的时间应小于( 50μs )。
考点 4 TTL 门电路8.在TTL 类电路中,闲置输入端可悬空,其等效于接 高 电平,而CMOS类门电路的闲置输入端绝不允许 悬空 。
1. 除去高、低电平两种输出状态外,三态门的第三态输出称为高阻状态。
8.一个三态门如图1,当E ′=____0______时,Y=)('AB 。
13.图1所示电路中,Y 1 =_CD AB CD AB +=⋅_;Y 2 =_B A AB B A B A +=++))((_;Y 3 =_AB _; Y 4= C AB + 。
≥1 Y 2≥1 & 1 1 A B Y 1 ◇ V C C ABCA B Y 3 & =1 A B C Y 4& ≥1 “1” & & ◇ D3.图1.1中G 1和G 2为三态门,G 3为TTL 或非门。
若取R=100k Ω,则F= 0 ;而当R=100Ω时, F=)(''+''X B X A 。
图1.1 图1.24.某计数器状态转换图如图该电路为_五_进制计数器,它有三个无效状态,电路能自启动。
考点5概念题1、逻辑函数有五种不同的表示方法:_逻辑函数表达式 、_真值表_、卡诺图 、_逻辑图 __及波形图。
2RAM 与ROM2.1半导体存储器根据存取方式(读写方式)可分为 RAM 和 ROM 二种类型2.2 ROM 电路主要由 存储矩阵 、 地址译码器 、 输出缓冲器 三部分组成。
只读存储器(ROM )按照数据写入方式特点不同,分成 掩模ROM 、PROM 、EPROM 三种。
RAM 电路主ROM 称为只读存储器,其特点是数据信息一旦存入后,只能读出,不能随意更改,断电后,信息 不会 丢失。
要由 地址译码器 、 存储矩阵 、读/写控制电路(输入/输出电路)部分组成。
.RAM 是 可读可写的随机 存储器,ROM 是 只读 存储器3、触发_器是时序逻辑电路最基本的部件;_加法_器是最基本的算术运算部件。
4、移位寄存器既能 _存贮__数据,又能完成_移位__功能。
6、数值比较器的比较结果有:_大于__、_小于___、_等于_。
5数字信号的特点是在 时间上和 数值上都是断续变化的,其高电平和低电平常用 1 和 0 来表示.把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作 正逻辑赋值。
组合逻辑电路不存在输出到输入的_反馈_通路,因此其输出状态不影响输入状态。
在逻辑电路中,三极管通常工作在 饱和 和 截止 状态。
3、基本逻辑运算有 与、或、非 三种。
7.半加器和全加器有何不同:半加器做加位时不考虑来自低位的进位,而全加器做加位时考虑来自低位的进位。
8常用的七段数码显示器有发光二极管(LED )显示器和 液晶显示器( LCD )显示器 两种。
9将BCD 码翻译成十个对应输出信号的电路称为 4位BCD 码译码器 ,它有 4 个输入端, 10 输出端。
时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电数字电路按照是否有记忆功能通常可分为两类:组合逻辑电路、时序逻辑电路6其他类型1卡诺图中_相邻_项只有一个因子不同,同时_两__个_相邻_项可以合并为一项,并消去__一___个因子。
2.卡诺图中 相邻 项只有一个因子不同,同时 2n 个 相邻项 项可以合并为一项,并消去 n 个因子。
1. n 个变量的逻辑函数有__2n ___个最小项,任意两个最小项的乘积为__02. 逻辑函数AB B A F +⋅=,它的反函数表达式为 = B A B A +。
3. 对于4变量逻辑函数(变量为AB 、C 、D ),其最小项m 6的表达式为过 D BC A 。
4. 函数 AC AB C B A F +=),,(的最小项之和形式是 C B A C AB ABC ++。
5. 逻辑变量的异或表达式为:B A B A B A +=⊕。
6若各门电路的输入均为A 和B ,且A=1,B=0;则与非门的输出为___1___,或非门的输出为__0___,同或门的输出为__ 0 __。
12. 把高电压作为逻辑0,低电平作为逻辑1的赋值方法称作 负 逻辑赋值。
一种电路若在正逻辑赋值时为与门,则在负逻辑赋值时为 或非 门2两个M 进制计数器,第一个高位接第二个的时钟端,第一个时钟端输入计数脉冲,此计数器组成_M 2_进制计数器。
两个N 进制计数器,第一个高位接第二个的时钟端,第一个时钟端输入计数脉冲组成___N 2____进制计数器3、施密特触发器有(2)个稳定状态.,多谐振荡器有(0 )个稳定状态。
4、已知Intel 2114是1k×4位的RAM 集成电路芯片,它有(10)条地址线,(4)条数据线。
6、有一八位倒T 型电阻网络DAC ,已知REF U =10V ,当输入10000000时输出的电压值为( 5 )V 。
5.单稳态触发器有两个工作状态 暂态和 稳态 ,其中 暂态 是暂时的7.多谐振荡器是一种波形 产生 电路,它没有稳态,只有两个 暂稳态 。
2. 若用触发器组成某六进制加法计数器,需要_3_个触发器,有_2_个无效状态。
6.若要构成七进制计数器,最少用 3 个触发器,它有 4 个无效状态。
4. 当数据选择器的数据输入端的个数为16时,则其地址码选择端应有 4 位。
7. 两片中规模集成电路16进制计数器串联后,最大计数容量为 256 。
8.三位二进制编码器有_8_个输入端;3个输出端。
五位二进制译码器有_5_个输入端;_32_个输出端。
四位二进制编码器有 16 个输入端; 4 个输出端。
5.有6条地址线和8条数据线的存储器有 512 个存储单元。
6.单稳态触发器有一个稳态和一个暂稳态,在触发脉冲作用下,它由稳转换到暂稳态,在暂稳态停留一段时间后,又自动返回到稳态。
1.存储器的存储容量是指存储单元的数目。
某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是32K×4位。
5.为了构成8K×32bit的RAM,需要 4 块2K×8bit的RAM,地址线的高 2 位作为地址译码的输入。
6某EPROM有8位数据线,13位地址线,则其存储容量为213×8(64KB)位。
1、一个译码器若有100个译码输出端,则译码器地址输入端至少有_7_个。
8、一个容量为256×4位的静态RAM,它的地址线为8 条。
6. 要构成17进制计数器最少需要 5个触发器。
≈ 1.1RC 。
7.由555定时器构成的单稳触发器,输出脉宽TW8.对于同步计数器74161,如果输入时钟是周期方波,在正常计数时,进位输出保持高电平的时间为 1 个周期。