哈工大数电实验预考核
- 格式:docx
- 大小:166.29 KB
- 文档页数:16
二OOO 年 数字逻辑电路 试题一、回答下列各题(每小题5分,共25分) 1 写出图1所示电路的逻辑表达式。
2 移位寄存器型计数器如图2所示,若起始状态为Q 1Q 2Q 3Q 4=0001,请写出从Q 4输出一个周期的m 序列。
3 画出下图电路在CP 和D 的作用下,Q1、Q2的输出波形,初态为00。
二、由8选1数据选择器CT4151构成的电路如下图所示,请写出该电路输出函数Y 的逻辑表达式,以最小项之和(Σm(┅,┅, ))形式表示。
如果要实现逻辑函数Y=Σm(1,2,5,7,8,10,14,15),则图中接线应怎样改动?(10分)FSd Sd RdRd三、某大厅有一盏灯和分布在不同位置的四个开关(A 、B 、C 、D )。
试利用四选一数据选择器为大厅设计一个电灯开关控制逻辑电路,使得人们可以在大厅的任何一个位置控制灯的亮或灭。
例如:可以用A 开关打开,然后用B (或C 、D 、A )开关熄灭。
(15分)四、脉冲分配电路一般由计数器和译码电路组成,试用D 触发器和与非门设计如图所示波形的脉冲分配器电路。
(15分)五、试用JK 触发器和门电路设计一自动售饮料机的时序控制电路。
其投币口每次只能投入一枚5角或1元的硬币,投入1.5元硬币后,自动售货机给出一瓶饮料。
如投入两元硬币,则在给出一瓶饮料的同时,退出一枚5角硬币。
(20分) 要求:1 状态设置合理,状态图标注清楚; 2 画出逻辑电路图; 3 检验自启动。
CPF1 F2 F3 F4 F5二OO 一 年 数字逻辑电路 试题一、解答下列各题(每小题5分,共25分) 1. 将D 触发器转换成JK 触发器,画出逻辑电路图。
2. 试画出111序列检测器的状态图,当连续输入三个1时输出为1,否则输出为0。
3. 画出下图电路输出F 的波形,并说明在不同输入(A ,B ,C )条件下,三态门G 1输出端V O1的电压值。
4. 试用74161设计模7同步加法计数器。
姓名班级学号实验日期2014.11. 节次教师签字成绩实验名称出租车计价表的简单逻辑设计1.实验目的(1)掌握并熟练运用集成同步加法计数器74LS160芯片的清零、置数和级联功能的接法,并能综合运用这些接法实现进制改变等功能。
(2)掌握并熟练运用中规模4位二进制码比较器74LS85芯片的数码比较功能。
(3)用若干集成同步加法计数器74LS160芯片和中规模4位二进制码比较器74LS85芯片组合设计出租车计价表电路,使之实现如下功能:起步价为3公里内8元,超过3公里每公里收2元,停车不计费,将最后的钱数通过数码管显示。
2.总体设计方案或技术路线(1)行车距离的模拟:在车轮上安装传感器,获得车轮转动信息,即获得行车距离信息,将出租车行驶距离转换成与之成正比的脉冲个数。
本实验设定每100m产生一个脉冲,脉冲频率反应行车速度,脉冲源由示波器的信号发生器提供。
(2)基本计数电路:,将该脉冲作为74LS160(I)的时钟,通过同步每100米产生一个脉冲CP置数对该脉冲进行5分频,那么得到的脉冲CP为每500m(1里)产生一次。
1作为距离计数单位以便距离累加电路进行距离累加。
CP1作为价格计数单位则为1元/里,以便计价电路进行价格累加;CP1(3)距离累加电路:将74LS160(II)和74LS160(III)通过级联构成一个0~99的加法计数器,作为他们的时钟。
然后分别把对行驶距离进行累计(距离单位:里),其中CP1两个芯片和数码管连接显示行驶距离。
因此该计价表行驶距离最大值为99里,即49.5公里。
(4)比较判断电路:将CP1作为74LS160(IV)的时钟,实现距离累加功能,与(3)不同的是它的输出端QD QCQBQA与74LS85的A3A2A1A相连,而B3B2B1B为0110,意味着6个500m即3公里,当74LS160(IV)输出小于或等于3公里时,A>B端为低电平,当输出大于3公里时,A>B端为高电平。
姓名班级学号实验日期节次教师签字成绩百秒内倒计时器设计1.实验目的1. 培养分析、设计逻辑电路的基本能力。
2. 进一步熟悉常用芯片的基本使用。
3. 熟悉仿真软件Multisim 11.0的基本操作。
2.总体设计方案或技术路线倒计时系统的原理框图如下所示:a.振荡环节和分频/计数控制环节用555电路组成多谐振荡器,产生f=1Hz的信号,即秒脉冲。
计数控制环节是指减1计数器状态为00(即倒计时结束)时,使计数器停止计数。
这时只要使秒脉冲不再持续即可。
这里将判零信号与多谐振荡器输出信号通过与门连接,即可实现该功能。
b.赋初值控制、减1计数器环节和译码显示环节这里用两片双时钟加/减计数器74LS192级联即可实现该部分功能。
将计数器输出端接到LED显示管,即可以实现译码显示功能。
c.判零电路和报警控制通过集成或门将计数器各输出连接起来,只有当计数器状态为00(两片74LS90的输出端QDQCQBQA=0000,此时倒计时输出结束),或门输出结果才为0。
将或门输出信号作为判零信号。
则倒计时结束时,秒脉冲停止,计数器不再计数。
将判零连接至非门后,将非门输出信号连接至小喇叭,这样,倒计时结束后,小喇叭发出声响,实现倒计时结束报警功能。
具体实现过程参见原理分析部分。
3.实验电路图图 1 秒脉冲产生及计数控制电路图 2赋初值、减1计数及判零报警电路图3完整电路4. 仪器设备名称、型号实验箱、子板1台双踪示波器1台数字万用表1台555定时器1片74LS90 1片74LS00 1片74LS192 2片74LS32 2片LED数码管2组(实验箱上集成)小喇叭1个(实验箱上集成)电容、电阻、导线等若干5.理论分析或仿真分析结果a.振荡环节和分频/计数控制环节用555电路组成多谐振荡器,产生f=1Hz的信号,即秒脉冲。
由555定时器构建多谐振荡器的基本原理,多谐振荡器的振荡周期为:这里采用Multisim 11.0对电路进行仿真。
集成运算放大器的应用当Ui<0时,(1)U0=+U0max (2)U0=-U0maxA集成运算放大器的应用当Ui<0时,(1)U0=+U0max (2)U0=-U0maxB集成运算放大器的应用电路如图,改变Ui可使U0发生变化,当U0由正电压跃变为负电压时的Ui值和U0由负电压跃变为正电压时的Ui值:B集成运算放大器的应用电路如图:A大器的应用集成运算放大器的应用电路如图:A集成运算放大器的应用电路如图:B集成运算放大器的应用电路如图:B集成运算放大器的应用电路如图.当和相位相同时,则A )(1ωjU∙)(2ωjU∙组合逻辑电路及其应用当ui=A,则1) u0=A,2)B组合逻辑电路及其应用当ui=A,则1) u0=A,2)B组合逻辑电路及其应用当ui=A,则1) u0=A,2)BAuo=Auo=Auo=其应用组合逻辑电路及其应用当ui=A,则1) u0=A,2)B组合逻辑电路及其应用当ui=A,则1) u0=A,2)AAuo=Auo=触发器及时序逻辑电路电路如图,已知A=1,JK触发器的功能是A序逻辑电路触发器及时序逻辑电路当M=1时为几进制A与电子技直流直流电路下图的开路电压UOC的测定方法中,哪个是正确的。
A直流电路下图中电源的等效内阻RO的测定方法中,哪个是正确的。
A交流电路如图,当输入的交流信号U1的幅值一定时,输入信号的频率越高,输出电压的幅值A交流电路如图,当输入的交流信号Ui的幅值一定时,输入信号的频率越高,则输出电压的幅值B交流电路当电源电压一定,电路发生谐振时,则电路中的电流IA路交流电路在电感元件电路中,在相位上A集成运算放A 大器的应用集成运算放B 大器的应用集成运算放A 大器的应用集成运算放B 大器的应用集成运算放A 大器的应用集成运算放B 大器的应用集成运算放A 大器的应用集成运算放A 大器的应用集成运算放C 大器的应用集成运算放B 大器的应用集成运算放B 大器的应用集成运算放C 大器的应用集成运算放C 大器的应用集成运算放A 大器的应用集成运算放A 大器的应用集成运算放B 大器的应用集成运算放A 大器的应用集成运算放A 大器的应用集成运算放A 大器的应用集成运算放B 大器的应用触发器及时序逻辑电路电路如图,已知A=1,JK触发器的功能是A触发器及时序逻辑电路当74LS161的输出状态为1111时,再来一个计数脉冲,则下一个状态为B触发器及时序逻辑电路当M=1时为几进制A电路网络的频率特性一阶RC低通滤波器实验电路图是:A电路网络的频率特性一阶RC高通滤波器实验电路图是:B的频率特性电路网A 络的频率特性。
Harbin Institute of Technology数字电路自主设计实验院系:航天学院班级:姓名:学号:指导教师:哈尔滨工业大学一、实验目的1.进一步掌握数字电路课程所学的理论知识。
2.熟悉几种常用集成数字芯片的功能和应用,并掌握其工作原理,进一步学会使用其进行电路设计。
3.了解数字系统设计的基本思想和方法,学会科学分析和解决问题。
4.培养认真严谨的工作作风和实事求是的工作态度。
5.数电课程实验为我们提供了动手实践的机会,增强动手实践的能力。
二、实验要求设计流水灯,即一排灯按一定的顺序逐次点亮,且可调频、暂停、步进。
三、实验步骤1.设计电路实现题目要求,电路在功能相当的情况下设计越简单越好;2. 画出电路原理图(或仿真电路图);3.元器件及参数选择;4.电路仿真与调试;5.到实验时进行电路的连接与功能验证,注意布线,要直角连接,选最短路径,不要相互交叉,注意用电安全,所加电压不能太高,以免烧坏芯片;6.找指导教师进行实验的检查与验收;7.编写设计报告:写出设计与制作的全过程,附上有关资料和图纸,心得体会。
四、实验原理设计流水灯的方法有很多种,我的设计思路是:利用555定时器产生秒脉冲信号,74LS161组成8进制计数器,74LS138进行译码,点亮电平指示灯。
并通过调节555的电阻,实现频率可调。
通过两与非门,实现暂停、步进功能。
1.秒信号发生器(1)555定时器结构(2)555定时器引脚图(3)555定时器功能表(4)555定时器仿真图2. 74LS161实现8进制加计数74LS161是常用的四位二进制可预置的同步加法计数器,它可以灵活地运用在各种数字电路,以及单片机系统中实现分频器等很多重要的功能。
(1)74LS161同步加法器引脚图管脚图介绍:始终CP和四个数据输入端P0-P3清零CLR使能EP,ET置数PE数据输出端Q0-Q3进位输出TC(2)74LS161功能表(5)74LS161仿真图对74LS161进行八进制计数改组,需要一个与非门,即芯片74LS00,也就是将74LS161的输出端通过与非门,当输出为8时将输出为高电平的端口与非后接到74LS161的清零段。
哈工大数电实验预考核(总18页)-CAL-FENGHAI.-(YICAI)-Company One1-CAL-本页仅作为文档封面,使用请直接删除Read me:1.用法,出现在题干里的选项是正确选项,出现在选项下面的选项是错误选项。
2.大部分题看看实验视频就可以得出结果,考前一定看视频别过分依赖这机经。
3.题库不全,有些题只排除部分错误答案,没得出正确答案,因为在那之后我已经通过预考核,没法遇上同样的题,错过了就错过了。
4.祝PRC 65周年生日快乐。
·实验一组合数字电路基础实验 (开放时间:2014/10/8至2014/10/18)试题2、本次实验芯片的供电电源电压为_A___。
A:+5VB:+12VC:±12VD:±5V试题3、搭接本次组合数字电路实验时,应将芯片插在_D_。
A:单级放大电路子板B:集成运算放大电路子板C:面包板D:EEL-69实验平台右侧芯片座试题1、74LS00芯片的每个与非门为几输入与非门A:1个输入B:2个输入C:3个输入D:4个输入bd试题2、做本次数字电路实验,在EEL—69实验箱上选哪一路接线柱CA:12V、GNDB:+5V、-5VC:+5V、GNDD:-5V、GND试题3、74LS151芯片是: DA:与非门B:8选1数据选择器C:4选1数据选择器D:双4选1数据选择器试题4、C1)A :1) 2)B:2) 3)C :3)试题1、74LS00芯片包含几个与非门 D1个与非门A :1个与非门2个与非门B :2个与非门 3个与非门C :3个与非门4个与非门D :4个与非门试题5、74LS20芯片包含几个与非门 B1个与非门A :1个与非门2个与非门B :2个与非门3个与非门C :3个与非门 4个与非门D :4个与非门试题3、1)A :1)2)B :2) 3)C :3)试题3、组合数字电路的输出采用下面何种设备测试D信号发生器A :信号发生器万用表B :万用表示波器C :示波器 EEL-69实验平台D :EEL-69实验平台发光二极管试题4、74LS48是_____________。
哈工大(威海)模电预考核修订版实验一电子仪器仪表的使用1 VC9801A+万用表不具有那个测量功能?频率2 利用示波器进行测量时,触发源的触发电平应该如何调节?介于触发源对应通道波形的最大值和最小值之间3 利用示波器测量包含直流分量的交流信号,如果只希望观察交流分量,通道应选择什么耦合?交流耦合4 用万用表测量电压和电阻(除电容外)时,都应将黑表笔插入哪个插孔?Com插孔5 当遇到对被测电压没有概念时,应将量程开关旋转到哪个位置?最大量程处6 如果示波器使用CH2通道进行测量,触发源应选择为哪一个通道?CH27 利用Angilent Dso数字示波器内置的函数信号发生器产生交流正弦信号时,如果幅度选择2Vpp,偏移选择-1v,则实际波形的最大值与最小值应为最大值0v,最小值-2v8利用Angilent Dso数字示波器内置的函数信号发生器产生交流正弦信号时,如果幅度选择2Vpp,偏移选择-1v,利用该数字示波器通道1观察此正弦信号,如果通道1选择直流耦合,则示波器观察到的波形最大值与最小值应为:最大值0v,最小值-2v9 用万用表测量电阻的组织时,将红表笔插入那个插孔?VΩ插孔10 利用示波器测量包含直流分量的交流信号,既要观察直流分量,又要看到交流分量,所用通道应选择什么耦合?直流耦合实验二阻容耦合放大电路(2014/4/14至2014/4/20)1测量静态工作点时,电路中其他参数不变,减小Rb,则UC不变2本次实验交流信号源(Vpp)应选为多大合适40mv3同时用示波器观察共射基本放大电路的输入与输出波形,则触发源应选择输出信号4晶体管3DG6发射极和集电极之间的压降约为0.7V;5共射基本放大电路的输出波形同时出现饱和失真和截止失真,则其原因是输入信号偏大;6本次实验中,直流稳压电源输出的电压为(+12V)7晶体管3DG6中的G表示该晶体管为高频小功率管;8本实验测量最佳静态工作点时,UC、UB和UE按从低到高顺序依次为Ue,Ub,Uc9测量静态工作点时,电路中其他参数不变,降低电源电压,则UB下降10共射基本放大电路的输入与输出波形的相位关系为反相11测量静态工作点时,电路中其他参数不变,减小Rb,则UE 不变12本次实验基极电阻Rb应选为多大合适?几kΩ13共射基本放大电路的RC为1.5kΩ,负载为10 kΩ,则其输出电阻接近1.5 kΩ;14函数信号发生器输出为1kHz,峰峰值为30mv,偏移为15 mv 的正弦交流电压,使用万用表交直流档测量该信号时结果应为10mv;15共射基本放大电路的输出波形同时出现饱和失真和截止失真,则其原因是输入信号偏大16测量静态工作点时需调节Rb,若将整个电路在实验箱上连接完毕后用万用表测量,则Rb的测量值比实际值偏大17用万用表测量输出波形时,其测量结果与示波器的哪个测量值接近均方根值18测量静态工作电路时,降低电源电压,Uc下降19本次实验选用的3DG6为D硅NPN管20测量静态工作点时,电路中其他参数不变,降低电源电压,则UE不变21测量静态工作点时,电路中其他参数不变,降低电源电压,减小Rb,则UB上升实验三静态工作点稳定的放大电路1当去掉旁路电容Ce后,会使得放大电路的电压放大倍数|Au| B大大减小2本实验为稳定静态工作点,需引入直流负反馈,则Re阻值越大稳定Q点效果B越好;3本实验测量输出电阻时,下面哪个做法是错误的?将信号源移到输出端口4本实验测量输入电阻时,需串联一个电阻Rs,其阻值约为1kΩ;5本实验为改善放大信号波形的非线性失真程度,牺牲掉什么电压放大能力;6本实验三极管放大倍数β若变大,可能会发生哪种失真?饱和失真;7本实验为改善放大信号波形的非线性失真程度,采取了一定的措施,对Q 点的影响不变8本实验测量静态工作点时,则UB 约为9v9本实验为稳定静态工作点,需引入直流负反馈,则Re 阻值越大会使放大电路的|Au|越小10本实验为使晶体管基极电位与温度无关,需要满足:A 12(1)e b b R R R β+11本实验既要稳定静态工作点,又要有一定的电压放大能力,需要采取以下哪种措施?接旁路电容Ce实验四带通滤波器 (2014/5/26至2014/6/1)1 集成运放LM324的管脚1是输出端2集成运放LM324的管脚4是正电源端;3本次实验,集成运放LM324的供电电源采用:双电源正负12V4设中心频率f0=1KHz ,若要改变带宽fbw ,应该改变电容C 的容量5若中心频率f0=1KHz ,增益Auf=1+Rf/R1=2.5,则带宽fbw 为:500Hz ;6集成运放LM324的管脚11是:负电源端/地;7若中心频率f0=1KHz ,增益Auf=1+Rf/R1=2.9,则带宽fbw 为:100Hz ;8设中心频率f0=1KHz ,增益Auf=1+Rf/R1=2.5,输入信号为幅值为1V 的正弦波,则输出波形的最大幅值为:5;9若中心频率f0=1KHz ,C 采用陶瓷电容103,则电阻R 为:16K ;10本次实验的滤波电路要稳定,不能产生自激振荡,对增益Auf=1+Rf/R1的要求Auf 不能取为311如下图所示,哪一个管脚是1管脚左下角;12若中心频率f0=1KHz ,增益Auf=1+Rf/R1=2.5,则通带放大倍数Aup=?:5;13若中心频率f0=10KHz ,C 采用陶瓷电容104,则电阻R 为16014若中心频率f0=1KHz,增益Auf=1+Rf/R1=2,则品质因数Q 为115若中心频率f0=1KHz,增益Auf=1+Rf/R1=2.9,则品质因数Q为:516若要改变中心频率f0,不能采用改变电阻R117设中心频率f0=1KHz,若要改变带宽fbw,应该改变电阻Rf/R1的比值;实验五RC正弦波振荡(2014/6/9至2014/6/15)1在卡拉OK混音部分的参考电路中,最后的运放是什么电路反相求和电路;2本次实验,二极管1N4148的作用为稳幅作用3下图所示,哪一个管脚是1管脚?:左下角;4在卡拉OK混音部分的参考电路中,中间的两个运放是什么电路电压跟随器5集成运放LM324的管脚2是反相输入端;7在RC正弦波振荡电路中,输出信号的幅值大小与什么参数有关电阻Rf/R1的比值;8集成运放LM324的管脚1是输出端;10在RC正弦波振荡电路中,输出信号的频率大小与什么参数有关?R与C之积;11本次实验中,为使振荡电路可起振,应该有Auf大于3;12本次实验中,为使振荡电路可稳幅,Rf与R1的比值应该小于213在卡拉OK混音部分的参考电路中,最后的运放是什么电路反相求和电路14本次实验,集成运放LM324的供电电源采用双电源正负12V。
姓名 班级 学号 实验日期 节次 教师签字 成绩
实验名称:验证互易定理
1.实验目的
2. 总体设计方案或技术路线
(1)、实验原理:
互易定理存在三种形式:
①、定理1:如图(a)与(b)所示电路中,N 0为仅由电阻组成的线性电阻电路,则有S S u
i u i ˆˆ12=。
②、定理2:如图(a)与(b)所示电路中,N 为仅由电阻组成的线性电阻电路,则有S S i
u i u ˆˆ12=。
③、定理3:如图(a)与(b)所示电路中,N 为仅由电阻组成的线性电阻电路,则有S S u
u i i ˆˆ12=。
(2)、实验方案
3.实验电路图
4. 仪器设备名称、型号
5.理论分析或仿真分析结果
6.详细实验步骤及实验结果数据记录(包括各仪器、仪表量程及内阻的记录)(1)、验证定理一,按照图一连好电路后测量I2、i1,将实验数据记录在表格1中;
u1,将实验数据记录在表格2中;(2)、验证定理二,按照图二连好电路后测量U2、
(3)、验证定理三,按照图三连好电路后测量U2、i1,将实验数据记录在表格3中。
表2
表3
7.实验结论
8.实验中出现的问题及解决对策
(1)、问题:
对策:
(2)、问题:
对策:
9.本次实验的收获和体会、对电路实验室的意见或建议
收获和体会:
对实验室的建议:
10.参考文献。
哈工大(威海)实验预考核答案查看方法
数电/模电/电路/电工实验都有预考核,去年就有查看源代码得知试题答案的方法,今年网站源代码作了一些变化。
为了方便2012级的同学,现将完整的步骤+截图发出来,希望对大二的同学有用。
1、登录选课网站/,打开预考核页面。
(建议使用系统自带的IE浏览器,以下截图均为在IE下的操作,不同的浏览器操作会有区别)
2、按F12键进入开发人员选项。
3、点击“脚本”,在搜索框输入“name=kg_answer”,点击搜索按钮:
4、如下图,答案已经显示出来了,“value=”后面的一串字符即为答案。
但是今年的网站有些变化,没有直接显示ABCD,而是转换成了以md5值的形式显示。
注意转换一下就可以了:
e7a70fa81a5935b7 对应A
fe57bcca61014095 对应B
0cad1d412f80b84d 对应C
f30e62bbd73d6df5 对应D
md5值比较长,其实也不难记,总共才ABCD四个字母,只要区分前几位就行了,比如记住e7...=A,fe...=B,0c...=C,f3...=D
5、点击“下一个”按钮查看下一题的答案:
6、若是要直接查看某一题的答案,就输入对应的文字搜索,比如想要查看第6题的答案,就搜索name=kg_answer6即可。
PS:话说,虽然有方法了,实验还是要好好预习的哦!要不到时候到实验室不会做可咋整呐~~建议上述方法仅用于检查自己回答预考核问题是否正确。
试题1、利用Angilent DSO-X2002A数字示波器内置的函数信号发生器产生交流正弦信号时,如果幅度选择2Vpp,偏移选择+1V,则实际波形的最大值与最小值应为:;最:. 最大值+1V;最小值-1V;;;最小值:最大值0V;最小值-2V;;;最小值:最大值2V;最小值0V;;试题2、利用函数信号发生器产生输入信号时,信号输入端应为什么颜色的夹子?:红色;:黑色;:红色或黑色;试题3、利用示波器测量包含直流分量的交流信号,既要观察直流分量,又要看到交流分量,所用通道应选择什么耦合?:交流耦合;:直流耦合;交流或直流耦合都:交流或直流耦合都可以;试题4、用万用表测量电阻的阻值时,将红表笔插入哪个插孔?:20A插孔;:mA插孔;: COM插孔;:VΩ插孔;试题5、利用示波器进行测量时,信号测试端应为什么颜色的夹子?:红色;:黑色;:红色或黑色;试题6、利用Angilent DSO-X2002A数字示波器内置的函数信号发生器产生交流正弦信号时,如果幅度选择2Vpp,偏移选择-1V,利用该数字示波器通道1观察此正弦信号,如果通道1选择交流耦合,则示波器观察到的波形最大值与最小值应为:;最小:最大值+1V;最小值-1V;;最小值:最大值0V;最小值-2V;;;最小值:最大值0V;最小值-2V;;试题7、DSO-X 2002A示波器按下Autoscale后,默认的触发源为哪个通道?:CH1通道;:CH2通道;: CH1和CH2通道;:随机决定;试题8、利用Angilent DSO-X2002A数字示波器内置的函数信号发生器产生交流正弦信号时,如果幅度选择2Vpp,偏移选择0V,则实际波形的最大值与最小值应为:;最小:最大值+1V;最小值-1V;;最小值:最大值0V;最小值-2V;;;最小值:最大值2V;最小值0V;;试题9、利用Angilent DSO-X2002A数字示波器内置的函数信号发生器产生交流正弦信号时,如果幅度选择2Vpp,偏移选择-1V,利用该数字示波器通道1观察此正弦信号,如果通道1选择直流耦合,则示波器观察到的波形最大值与最小值应为;最小:最大值+1V;最小值-1V;;;最小值:最大值0V;最小值-2V;;最小:最大值2V;最小值0;试题10、利用示波器测量包含直流分量的交流信号,如果只希望观察交流分量,所用通道应选择什么耦合?:交流耦合;:直流耦合;交流或直流耦合都:交流或直流耦合都可以;测试题目预考核题目试题1、A:. 最大值+1V;最小值-1V;;B:最大值0V;最小值-2V;;C:最大值2V;最小值0V;;你的答案:C试题2、A:红色;B:黑色;C:红色或黑色;你的答案:A试题3、A:交流耦合;B:直流耦合;C:交流或直流耦合都可以;你的答案:B试题4、A:20A插孔;B:mA插孔;C: COM插孔;D:VΩ插孔;你的答案:D试题5、A:红色;B:黑色;C:红色或黑色;你的答案:B 错试题6、A:最大值+1V;最小值-1V;B:最大值0V;最小值-2V;;C:最大值0V;最小值-2V;;你的答案:B 错试题7、A:CH1通道;B:CH2通道;C: CH1和CH2通道;D:随机决定;你的答案:A试题8、A:最大值+1V;最小值-1V;B:最大值0V;最小值-2V;;C:最大值2V;最小值0V;;你的答案:A试题9、A:最大值+1V;最小值-1V;;B:最大值0V;最小值-2V;C:最大值2V;最小值0;你的答案:B试题10、A:交流耦合;B:直流耦合;C:交流或直流耦合都可以;你的答案:A。
哈工大数字逻辑电路与系统实验报告Harbin Institute of Technology Harbin Institute of Technology数字逻辑电路与系统课程名称, 数字逻辑电路与系统院系, 电子与信息工程学院班级,哈尔滨工业大学2014年11月实验一组合逻辑电路的设计与仿真 2.1 实验要求本实验练习在 Maxplus II 环境下组合逻辑电路的设计与仿真,共包括5 个子实验,要求如下:节序实验内容要求2.2 三人表决电路实验必做2.3 译码器实验必做2.4 数据选择器实验必做2.5 ‘101’序列检测电路实验必做2.6 ‘1’的个数计算电路实验选做2.2 三人表决电路实验2.2.1 实验目的1. 熟悉MAXPLUS II 原理图设计、波形仿真流程2. 练习用门电路实现给定的组合逻辑函数2.2.2 实验预习要求1. 预习教材《第四章组合逻辑电路》2. 了解本次实验的目的、电路设计要求2.2.3 实验原理设计三人表决电路,其原理为:三个人对某个提案进行表决,当多数人同意时,则提案通过,否则提案不通过。
输入:A、B、C,为’1’时表示同意,为’0’时表示不同意;输出:F,为’0’时表示提案通过,为’1’时表示提案不通过;电路的真值表如下:要求使用基本的与门、或门、非门在MAXPLUS II 环境下完成电路的设计与波形仿真。
2.2.4 实验步骤1. 打开MAXPLUS II, 新建一个原理图文件,命名为EXP2_2.gdf。
2. 按照实验要求设计电路,将电路原理图填入下表。
三人表决电路原理图3. 新建一个波形仿真文件,命名为EXP2_2.scf,加入所有输入输出信号,并绘制输入信号A、B、C 的波形(真值表中的每种输入情况均需出现)。
4. 运行仿真器得到输出信号F 的波形,将完整的仿真波形图(包括全部输入输出信号)附于下表。
三人表决电路仿真波形图2.3 译码器实验2.3.1 实验目的熟悉用译码器设计组合逻辑电路,并练习将多个低位数译码器扩展为一个高位数译码器。
试题1、,则U B .测量静态工作点时,电路中其他参数不变,减小RC:上升;:下降;:不变;:不确定;试题2、,则U B .测量静态工作点时,电路中其他参数不变,减小Rb:上升;:下降;:不变;:不确定;试题3、测量静态工作点时,电路中其他参数不变,降低电源电压,则UC:上升;:下降;:不变;:不确定;试题4、本实验采用的晶体管3DG6为:锗PNP管;:锗NPN管;:硅PNP管;;:硅NPN管;试题5、共射基本放大电路的输出波形同时出现饱和失真和截止失真,则其原因是:工作点偏高;:工作点偏低;:输入信号偏大;试题6、用万用表测量输出波形时,其测量结果与示波器的哪个测量值接近:峰峰值;:幅值;;:均方根值;试题7、测量静态工作点时,电路中其他参数不变,减小Rb ,则UC:上升;:下降;:不变;:不确定;试题8、本次实验基极电阻R b应选为多大合适?:几kΩ;:十几kΩ;:上百kΩ;:小于100 kΩ;试题9、.测量静态工作点时,电路中其他参数不变,减小R b,则U E:上升;:下降;:不变;:不确定;试题10、本次实验中,直流稳压电源输出的电压为:(+5V);:(-5V);:(+12V);:(±12V);试题1、A:上升;B:下降;C:不变;D:不确定;你的答案:B 错试题2、A:上升;B:下降;C:不变;D:不确定;你的答案:C 错试题3、A:上升;B:下降;C:不变;D:不确定;你的答案:B试题4、A:锗PNP管;B:锗NPN管;C:硅PNP管;;D:硅NPN管;你的答案:A 错试题5、A:工作点偏高;B:工作点偏低;C:输入信号偏大;你的答案:C试题6、A:峰峰值;B:幅值;;C:均方根值;你的答案:C试题7、A:上升;B:下降;C:不变;D:不确定;你的答案:C 错试题8、A:几kΩ;B:十几kΩ;C:上百kΩ;D:小于100 kΩ;你的答案:A 错试题9、A:上升;B:下降;C:不变;D:不确定;你的答案:B 错试题10、A:(+5V);B:(-5V);C:(+12V);D:(±12V);你的答案:C试题1、测量静态工作点时,电路中其他参数不变,减小Rb ,则UC:上升;:下降;:不变;:不确定;试题2、.测量静态工作点时,电路中其他参数不变,减小Rb ,则UB:上升;:下降;:不变;:不确定;试题3、本次实验中,直流稳压电源输出的电压为:(+5V);:(-5V);:(+12V);:(±12V);试题4、测量静态工作点时,电路中其他参数不变,降低电源电压,则UB:上升;:下降;:不变;:不确定;试题5、本实验测量最佳静态工作点时,U C、U B和U E按从低到高顺序依次为4372c0ac8a9ffd:A;:B;:C;:D;试题6、.测量静态工作点时,电路中其他参数不变,减小RC ,则UB:上升;:下降;:不变;:不确定;试题7、晶体管3DG6中的G表示该晶体管为:低频小功率管;:低频大功率管;:高频小功率管;:高频大功率管;试题8、.测量静态工作点时,电路中其他参数不变,减小Rb ,则UE:上升;:下降;:不变;:不确定;试题9、测量静态工作点时,电路中其他参数不变,降低电源电压,则UC:上升;:下降;:不变;:不确定;试题10、同时用示波器观察共射基本放大电路的输入与输出波形,则触发源应选择:输入信号;:输出信号;输入与输出信号均:输入与输出信号均可预考核题目试题1、A:上升;B:下降;C:不变;D:不确定;你的答案:A 错试题2、A:上升;B:下降;C:不变;D:不确定;你的答案:A试题3、A:(+5V);B:(-5V);C:(+12V);D:(±12V);你的答案:C试题4、A:上升;B:下降;C:不变;D:不确定;你的答案:B试题5、A:A;B:B;C:C;D:D;你的答案:C 错试题6、A:上升;B:下降;C:不变;D:不确定;你的答案:C试题7、A:低频小功率管;B:低频大功率管;C:高频小功率管;D:高频大功率管;你的答案:C试题8、A:上升;B:下降;C:不变;D:不确定;你的答案:C试题9、A:上升;B:下降;C:不变;D:不确定;你的答案:B试题10、A:输入信号;B:输出信号;C:输入与输出信号均可;你的答案:B。
H a r b i n I n s t i t u t e o f T e c h n o l o g y数字逻辑电路与系统课程名称:数字逻辑电路与系统院系:电子与信息工程学院班级:哈尔滨工业大学2014年11月实验二时序逻辑电路的设计与仿真3.1 实验要求本实验练习在Maxplus II 环境下时序逻辑电路的设计与仿真,共包括6 个子实验,要求如下:3.2同步计数器实验3.2.1 实验目的1. 练习使用计数器设计简单的时序电路2. 熟悉用MAXPLUS II 仿真时序电路的方法3.2.2 实验预习要求1. 预习教材《6-3 计数器》2. 了解本次实验的目的、电路设计要求3.2.3 实验原理计数器是最基本、最常用的时序逻辑电路之一,有很多品种。
按计数后的输出数码来分,有二进制及BCD 码等区别;按计数操作是否有公共外时钟控制来分,可分为异步及同步两类;此外,还有计数器的初始状态可否预置,计数长度(模)可否改变,以及可否双向等区别。
本实验用集成同步4 位二进制加法计数器74LS161 设计N 分频电路,使输出信号CPO 的频率为输入时钟信号CP 频率的1/N,其中N=(01mod+8=9。
9分频电路。
下表为74LS161 的功能表。
3.2.4 实验步骤1. 打开MAXPLUS II, 新建一个原理图文件,命名为EXP3_2.gdf。
2. 按照实验要求设计电路,将电路原理图填入下表。
9分频电路。
3. 新建一个波形仿真文件,命名为EXP3_2.scf,加入时钟输入信号CP 及输出信号CPO,并点击MAXPLUS II 左侧工具条上的时钟按钮,将CP 的波形设置为周期性方波。
4. 运行仿真器得到输出信号CPO 的波形,将完整的仿真波形图(包括全部输入输出信号)附于下表。
3.3 时序电路分析实验3.3.1 实验目的练习用MAXPLUS II 进行时序逻辑电路的分析。
3.3.2 实验预习要求1. 预习教材《6-3-1 异步二进制计数器》2. 了解本次实验的目的、电路分析要求3.3.3 实验原理分析如下时序电路的功能,并判断给出的波形图是否正确。
一、(12分)填空和选择(每空1分)(1)进制为一千的计数器至少应使用_________个触发器实现。
(2)集电极开路门使用时应注意在输出端接_______________。
(3)32选1数据选择器有____________个选择变量。
(4)函数式Y =+AB BCD ,写出其对偶式Y '=_______________________。
(5)相同供电电源的CMOS 门电路与TTL 门电路相比,_________________门的噪声容限更大;_________________门的静态功耗更低。
(6)模数转换时,要求能分辨ADC 输入满量程0.1%的变化,则至少需要使用____________位的ADC 。
若信号频率为20kHz ,则要求该ADC 采样频率至少为____________kHz 。
(7)由与非门构成的基本RS 触发器,其约束条件是__________________________。
(8)下列器件的信号一定不能和其他输出信号接在一起的是______________。
(a )RAM 的数据信号;(b )ROM 的数据信号; (c )74LS138的输出信号。
(9)下列说法正确的是____________________。
(a )输入悬空时,TTL 门电路的输入端相当于接低电平; (b )输入悬空时,CMOS 门电路的输入端相当于接低电平; (c )输入悬空时,CMOS 门电路的输入端相当于接高电平; (d )实际应用中,门电路的输入端应尽量避免悬空。
(10)用万用表测量一个标准TTL 门电路的输出信号,发现其值为1.5V ,可能的情况有(多选):______________________________________。
(a )输出端处于高阻态; (b )两输出信号短接; (c )输出为脉冲信号; (d )驱动门过载。
一、(1)10;(2)上拉电阻;(3)5;A+)B+C+D B (;(5)CMOS ,CMOS ;(6)10位,40kHz ;(7)R+S=1;(8)c ;(9)d ;(10)bcd 。
哈工大数字电路大作业2数电大作业(二)1120410104 周胜阳一、题目要求题目:利用Verilog HDL设计一个逻辑控制电路,用于对某备进行模式切换控制,设备模式共三种,控制方式为:a) 直通模式:高电平为直通有效,接地为直通无效;b) 跳频模式:接地为跳频模式有效,高电平跳频无效;c) 调谐模式:接地为调谐模式有效,高电平调谐无效。
设备的同一时刻只有且必须有一个模式有效,其他两个无效。
为防止同时多个模式有效,模式切换之间应有较小的延时,利用按键作为三种模式切换输入(按键最好有消除抖动的措施)二、设计思路1、整体思路:本题可以视为一个Moore型状态机。
通过op的位数控制直通、调谐、调频模式的转换。
当选择直通模式时,op 为100;选择调频模式时,op为001;选择调谐模式时,op 为010。
2、按键消抖:在检测出键闭合后执行一个延时程序,5ms~10ms的延时,让前沿抖动消失后再一次检测键的状态,如果仍保持闭合状态电平,则确认为真正有键按下。
当检测到按键释放后,也要给5ms~10ms的延时,待后沿抖动消失后才能转入该键的处理程序。
本题中,我们将延时设为3个时钟周期三、程序设计1.代码:module zsy2(clk,anjian,out);input clk,anjian;output [2:0] out;reg [2:0] out;reg [2:0] mode1=3'b111,mode0=3'b111;wire anjian_done; //按键触发parameter D=3'b010,Z=3'b100,T=3'b001,; //定义了三个模式Z为直通,T为跳频,D为调谐reg shake1,shake2,shake3; //定义消抖用的三个变量always@(posedge clk) //上升沿触发beginshake1<=anjian;shake2<=shake1;shake3<=shake2;mode1=mode0; //这个模块用于消抖,程序来源于百度out=mode1;endassign anjian_done = (shake1 | shake2 | shake3);always@(anjian_done)begin //下面的部分就是一个状态机,和作业1一样。
Read me:1.用法,出现在题干里的选项是正确选项,出现在选项下面的选项是错误选项。
2.大部分题看看实验视频就可以得出结果,考前一定看视频别过分依赖这机经。
3.题库不全,有些题只排除部分错误答案,没得出正确答案,因为在那之后我已经通过预考核,没法遇上同样的题,错过了就错过了。
4.祝PRC 65周年生日快乐。
·实验一组合数字电路基础实验 (开放时间:2014/10/8至2014/10/18)试题2、本次实验芯片的供电电源电压为_A___。
A:+5VB:+12VC:±12VD:±5V试题3、搭接本次组合数字电路实验时,应将芯片插在_D_。
A:单级放大电路子板B:集成运算放大电路子板C:面包板D:EEL-69实验平台右侧芯片座试题1、74LS00芯片的每个与非门为几输入与非门?A:1个输入B:2个输入C:3个输入D:4个输入bd试题2、做本次数字电路实验,在EEL—69实验箱上选哪一路接线柱?CA:12V、GNDB:+5V、-5VC:+5V、GNDD:-5V、GND试题3、74LS151芯片是: DA:与非门B:8选1数据选择器C:4选1数据选择器D:双4选1数据选择器试题4、C A:1)B:2)C:3)试题1、74LS00芯片包含几个与非门? DA:1个与非门B:2个与非门C:3个与非门D:4个与非门试题5、74LS20芯片包含几个与非门? BA:1个与非门B:2个与非门C:3个与非门D:4个与非门试题3、CA:1)B:2)C:3)试题3、组合数字电路的输出采用下面何种设备测试?DA:信号发生器B:万用表C:示波器D:EEL-69实验平台发光二极管试题4、74LS48是_____________。
A:与非门B:数据选择C:显示译码器D:比较器D A试题4、74LS253芯片是_________。
DA:与非门B:8选1数据选择器C:4选1数据选择器D:双4选1数据选择器试题5、本次实验中,直流稳压电源输出的电压为? A A:+5VB:+12VC:±12VD:±5V试题1、做本次数字电路实验,直流稳压电源如何设定?C A:电压调整至5VB:电压调整至12VC:选择固定5V电源·试题2、本次数字电路实验的Vcc是?AA:单电源B:双电源C:正负电源试题5、下面的说法哪个是正确的?A:74LS138为中规模集成译码器B:74LS138为中规模集成编码器C:74LS138为门电路芯片b实验二触发器及其应用电路 (开放时间:2014/10/20至2014/11/1)试题1、74LS112芯片含有______________个JK触发器。
A:1个B:2个C:3个C试题3、 74LS74芯片含有____B___个D触发器。
A:1个B:2个C:3个试题1、74LS74芯片的触发方式为_________________。
A:时钟上升沿B:时钟下降沿C:上升和下降沿都有效B试题2、74LS112芯片含有______________个JK触发器。
A:1个B:2个C:3个C试题4、74LS74芯片输出端实现状态翻转时,其中异步置位端和异步复位端应接__B。
A:(0,0)B:(1,1)C:(0,1)试题1、芯片74LS74是__A___元件。
A:D触发器B:计数器C:JK触发器3、触发器的CP端即可以接在EEL-69模拟、数字电子技术实验箱的手动单脉冲逻辑开关上,也可以接在时钟脉冲信号孔上。
观察电路输出是连续变化时最好接在____b____上。
A:手动单脉冲逻辑开关B:时钟脉冲信号孔试题5、芯片74LS112是__C__元件。
A:D触发器B:计数器C:JK触发器74LS74芯片的异步置位端和异步复位端接高电平时可以悬空吗?BA:可以B:不可以试题2、74LS112芯片的触发方式为______________。
A:时钟上升沿B:时钟下降沿C:上升和下降沿都有效A试题4、使用74LS74芯片,14号管脚接在__A___孔。
A:+5VB:GNDC:-5V·实验三时序逻辑电路应用 (开放时间:2014/11/3至2014/11/15)题2、对于74LS161,以下几个引脚优先级最高的是_____________。
A:1)B:2)C:3)D:4)d试题1、对于74LS194,当处于右移数据输入功能时,第9引脚S0和第10引脚S应为_A_。
11)S0=1,S1=0 2)S0=1,S1=1 3)S0=0,S1=0 4)S0=1,S1=1 A:1)B:2)C:3)D:4)试题5、对于74LS192,第14引脚CR接什么电平时,计数器清零? C A:低电平B:高电平C:任意电平试题5、驱动74LS161的时钟动作沿是____________A:时钟上升沿B:时钟下降沿C:上升和下降沿都有效D:上升沿和下降沿随机CB试题2、对于74LS192,当选用减法计数时,时钟脉冲应接到哪个引脚?A ArrayA:能B:不能试题3、DA:1)B:2)C:3)D:4)试题3、 74LS161的异步复位端为______________。
A:1)B:2)C:3)D:4)C试题3、 74LS161的并行输入控制端为______________。
A:1)B:2)C:3)D:4)CD试题4、对于74LS161,当计数功能选择控制端为_b____,计数器处于计数状态?A:EP=1;ET=0B:EP=1;ET=1C:EP=0;ET=1D:EP=0;ET=0试题5、A:1)B:2)C:3)D:4)CD·题1、一片74LS161芯片有几个引脚? DA:6脚B:8脚C:14脚D:16脚试题2、中规模集成计数器74LS161的Vcc是第几引脚?GND是第几引脚? D A:1脚,16脚B:8脚,14脚C:16脚,1脚D:16脚,8脚试题3、对于74LS194,当处于左移数据输入功能时,第9引脚S0和第10引脚S应为__D_。
11)S0=1,S1=0 2)S0=1,S1=1 3)S0=0,S1=0 4)S0=1,S1=1 A:1)B:2)C:3)D:4)试题4、A:1)B:2)C:3)D:4)BD试题5、本次电路实验使用的芯片的供电电压Vcc应为 CA:±12VB:±5VC:+5VD:-5V试题4、对于74LS194,当处于并行输入功能时,第9引脚S0和第10引脚S1应为_b__。
1)S0=1,S1=0 2)S0=1,S1=1 3)S0=0,S1=0 4)S0=1,S1=1 A:1)B:2)C:3)D:4)试题2、74LS161的预置数方式是_A___A:同步数据置入B:异步数据置入C:控制端决定同步或是异步试题3、对于74LS194,当处于保持状态功能时,第9引脚S0和第10引脚S1应为_C_。
1)S0=1,S1=0 2)S0=1,S1=1 3)S0=0,S1=0 4)S0=1,S=11A:1)B:2)C:3)D:4)试题4、BA:1)B:2)C:3)试题5、 74LS161的异步复位端为______________。
A:1)B:2)C:3)D:4)CD题1、对于74LS192,当选用加法计数时,时钟脉冲应接到哪个引脚?bA:1)B:2)C:3)D:4)试题3、74LS192是___________计数器芯片。
A:单时钟2-10进制计数器B:单时钟2-16进制计数器C:双时钟可逆2-10进制计数器D:双时钟可逆2-16进制计数器D实验四 555定时器应用电路 (开放时间:2014/11/17至2014/11/29)试题3、555定时器的Vcc是第几管脚?GND是第几管脚? BA:1脚;8脚B:8脚;1脚C:8脚;14脚D:8脚;16脚试题1、单稳态触发器的暂稳时间t w与输入信号的关系应为__D_____。
(1) t w小于输入信号的周期(2) t w小于输入信号的低电平时间(3) t w小于输入信号的高电平时间(4) t w大于输入信号的低电平时间A:1)B:2)C:3)D:4)试题2、多谐振荡器中电容电压最大值和最小值分别为___B_______。
A:+Vcc和0;B:+2/3Vcc和+1/3VccC:±1/3Vcc试题5、施密特触发器电容电压最大值和最小值分别为B___________。
A:+Vcc和0B:+2/3Vcc和+1/3VccC:±1/3Vcc试题3、本实验中555芯片需要的直流稳压电源为__A___。
A:+5VB:±5VC:+12VD:±12V题2、555芯片的管脚为__A__。
A:8个B:14个C:16个D:18个试题3、多谐振荡器的可调电阻R增大时,输出波形的___A_____。
AA:周期增大,占空比增大B:周期减小,占空比增大C:周期增大,占空比减小D:周期减小,占空比减小试题4、压控振荡电路中,随着控制电压的减小,输出波形的___D___。
A:周期增大,占空比增大B:周期减小,占空比增大C:周期增大,占空比减小D:周期减小,占空比减小试题2、压控振荡电路中,随着控制电压的增大,输出波形的__A_____。
A:周期增大,占空比增大B:周期减小,占空比增大C:周期增大,占空比减小D:周期减小,占空比减小减小时,输出波形的____D____。
试题5、多谐振荡器的可调电阻RAA:周期增大,占空比增大B:周期减小,占空比增大C:周期增大,占空比减小D:周期减小,占空比减小试题3、单稳态触发器的输入信号为一高电平时,输出为__B_____。
A:高电平B:低电平C:不确定·实验七 A/D和D/A转换器(3选1) (开放时间:2014/12/8至2014/12/20)试题2、在D/A转换电路中,数字量的位数越多,分辨输出最小电压的能力__B_?A:越弱B:越强试题3、 ADC0804是__A位A/D转换器?A:8B:10试题2、 ADC0804是_A_的A/D转换器?A:逐次逼近式B:双积分型试题4、数模转换电路中,模拟地和数字地是否需要共地?AA:需要B:不需要试题5、某D/A转换器满刻度输出电压为10V,其最小输出电压增量为U=39mV,由此可知该转换器是__A_为D/A转化器?LSBA:8B:10试题1、 D/A转换器是将____信号转换为____信号?AA:数;模B:模;数试题5、数模转换电路中,模拟地和数字地是否需要共地?AA:需要B:不需要试题4、 ADC0804是A_位A/D转换器?A:8B:10试题5、 A/D转换器是将____信号转换为____信号?BA:数;模B:模;数·实验七抢答电路的设计(3选1) (开放时间:2014/12/8至2014/12/20)试题1、一片74LS175数字芯片里面集成了几个D触发器?DA:1B:2C:3D:4试题1、 74LS175数字芯片的清零端和时钟端是几个D触发器共用?DA:1B:2C:3D:4试题2、 74LS32数字芯片是什么门?DA:与门B:与非门C:非门D:或门试题3、 74LS161是什么芯片?DA:译码器B:编码器C:寄存器D:计数器如果74LS161工作在计数状态,那么ENP和ENT控制端应当接什么电平?DA:ENP接高电平,ENT接低电平B:ENP接低电平,ENT接高电平C:ENP接低电平,ENT接低电平D:ENP接高电平,ENT接高电平试题3、一片74LS32数字芯片里面有几个或门?A:1B:2C:3D:4A试题4、 74LS32数字芯片有几个引脚?DA:10B:12C:16D:14抢答电路中的时钟脉冲电路怎么设计?BA:由555定时器组成的单稳态电路B:由555定时器电路组成的多谐振荡器C:由555定时器电路组成的压控振荡电路试题5、 74LS175数字芯片的供电电压是多少?BA:-5VB:+5VC:±5VD:±12V试题2、 74LS175数字芯片有几个引脚?A:10B:12C:16D:14b·实验七随机存储器RAM应用(3选1) (开放时间:2014/12/8至2014/12/20)试题1、当µPD2114进行写操时R/W=_B?A:1B:0随机存储器RAM具有_A功能?A:读/写B:无C:只读D:只写试题2、随机存储器µPD2114在进行读、写数据时,CS和RD/RW引脚需要满足一定的时序,当向µPD2114写入数据时下面步骤正确的是?B(1) a)确定存储单元的地址;b)使µPD2114片选端有效(CS= 0);c)使µPD2114为写操作状态输入数据;d)使读写控制端置高(R/W= 1)后使µPD2114片选信号无效(CS= 1)读写控制端置高(R/W= 1)。