数字电子技术第三章(组合逻辑电路)作业与答案解析
- 格式:doc
- 大小:662.50 KB
- 文档页数:7
第三章(组合逻辑电路)作业及答案1、写出图3-1所示组合逻辑电路中输入输出的逻辑关系式和真值表。
图3-1 :组合逻辑电路逻辑图解:(1)Y j AB AC A A C(2)Y2 AB ACD BD D A( B CD ) A B CD A BC BD2、试分析图3-2所示组合逻辑电路,写出其逻辑函数表达式。
若设 S 1、S o 为功能控制信号,A 、B 为输入信号,L 为输出,说明当S 1、S o 取不同信号值时, 电路所实现的逻辑功能。
ABLSS o图3-2 :组合逻辑电路逻辑图答秦:L = (A^SiXB^Si)®SB-SjSt =00. L = A+B ; S]S t =01* L = A^B i S l S t =lOr L = AB ・ S|S 0 =11, L = AB3、试用与门、或门和非门,或者与门、或门和非门的组合来实现如下各逻辑函数关 系,画出相应的逻辑电路图(1) 丫1AB BC (2) 丫2A(C B )(3) 丫3ABC B(EF G )4、试用门电路设计4线-2线优先编码器,输入、输出信号都是高电平有效, 要求任一按键按下时,G S 为1,否则G S =0 ;还要求没有按键按下时,E O 信号 为1,否则为0。
A B C A B C E F G丫2得到」A\ = D^~DC= D + CAQ-DCB + D-D + C£^GS=D十C+3+月-谨铝电路如下图和示■丁A5、试用逻辑门电路设计一个2选1数据选择器,输入信号为A、B,选择信号为S,输出信号为丫,要求写出真值表、逻辑函数表达式和画出逻辑电路图解:若是输入信号尢負、B「选择信号为匕输出信号为丫,则有:・y二动+如用门电路实现如下’亠6、某公司3条装配线各需要100kW 电力,采用两台发电动机供电,一台100kW,另外台是200kW,3条装配线不同时开工,试设计个发电动机控制电路,可以按照需求启动发电动机以达到节电的目的讷:设C. E-岂代表三K机「代表:00kW 电机…扎匚叽C200rW卩222D-O H P Ov2322:QjU-1[k w1-21-pGV^ = CBA+CBA^-CBA ICBA^C '^A \ BA)I I BA) \-=C (BA4- BA)-C(^A+ BA)=Ce.G2CHI= M-CA^rCB^有逻辑图如下:屮7、图3-3是由3线/8线译码器74LS138和与非门构成的组合逻辑电路,试写出P l和P2的逻辑表达式,并列出真值表,说明其逻辑功能CEA图3-3 组合逻辑电路图8、试用3线-8线译码器74LS138和与非门实现以下多输出函数:BIN/OCT374LS138 4h(A, B, C)AB BC AC F 2(A, B, C)m (2,4,5,7)W :.罕儿岛 C')=AB-^C + 月C="=ABC^ABC+ABC+ABC-6謬6"一融”亦”玮 石卫9、图3-4是由八选一数据选择器74LS151构成的组合逻辑电路,试写出当G i G o 为各种不同取值时输出丫与输入A 、B 的逻辑函数表达式。
《组合逻辑电路》练习题及答案[3.1] 分析图P3.1电路的逻辑功能,写出Y 1、、Y 2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。
[解]A 、B 、C 为加数、被加数和低位的进位,Y 1为“和”,Y 2为“进位”。
[3.2] 图P3.2是对十进制数9求补的集成电路CC14561的逻辑图,写出当COMP=1、Z=0、和COMP=0、Z=0时,Y 1~Y 4的逻辑式,列出真值表。
[解](1)COMP=1、Z=0时,TG 1、TG 3、TG 5导通,TG 2、TG 4、TG 6关断。
3232211 , ,A A Y A Y A Y ⊕===, 4324A A A Y ++= (2)COMP=0、Z=0时,Y 1=A 1, Y 2=A 2, Y 3=A 3, Y 4=A 4。
COMP=1、Z=0时的真值表 COMP=0、Z=0的真值表从略。
[题 3.3] 用与非门设计四变量的多数表决电路。
当输入变量A 、B 、C 、D 有3个或3个以上为1时输出为1,输入为其他状态时输出为0。
[解] 题3.3的真值表如表A3.3所示,逻辑图如图A3.3所示。
表A3.3[3.4] 有一水箱由大、小两台泵M L 和M S 供水,如图P3.4所示。
水箱中设置了3个水位检测元件A 、B 、C 。
水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。
现要求当水位超过C 点时水泵停止工作;水位低于C 点而高于B 点时M S 单独工作;水位低于B 点而高于A 点时M L 单独工作;水位低于A 点时M L 和M S 同时工作。
试用门电路设计一个控制两台水泵的逻辑电路,要求电路尽量简单。
[解] 题3.4的真值表如表A3.4所示。
真值表中的C B A 、C B A 、C B A 、C AB 为约束项,利用卡诺图图A3.4(a)化简后得到: C B A M S +=, B M L =(M S、M L的1状态表示工作,0状态表示停止)。
《组合逻辑电路》练习题及答案[3.1]分析图P3.1电路的逻辑功能,写出Y1、、Y2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。
[解]、Z=0A、1时A3.3所示。
P3.4所示。
M S单独工点时M L和要求电路真值表中的C A 、C B A 、C B A 、C AB 为约束项,利用卡诺图图A3.4(a)化简后得到:C B A M S +=, B M L =(M S 、M L的1状态表示工作,0状态表示停止)。
逻辑图如图A3.4(b)。
[3.5] 设计一个代码转换电路,输入为4位二进制代码,输出为4位循环码。
可以采用各种逻辑功能的门电路来实现。
[解] 题3.5的真值表如表A3.5所示。
D 4、D 3与足上述控制要求的逻辑电路,给出控制四个指示灯状态的高、低电平信号。
74LS148的逻辑图如图P3.7所示,其功能表如表P3.7所示。
表 P3.7 74LS148的功能表A 、B 、C 、L 1、0为0000~2)工作,P3.10输 入21O 123用外加与非门实现之,如图A3.10所示。
[3.11] 画出用4线-16线译码器74LS154(参见题3.9)和门电路产生如下多输出逻辑函数的逻辑图。
[解]电路图如图A3.11所示。
[3.12] 用3线-8线译码器74LS138和门电路设计1位二进制全减器电路。
输入为被减数、减数和来自低位的借位;输出为两数之差及向高位的借位信号。
[解] 设a i 为被减数,b i 为减数,c i-1为来自低位的借位,首先列出全减器真值表,然后将Di ,Ci 表达式写成非-与非形式。
最后外加与非门[3.13] 74LS153[解] [3.14]如表P3.14 [解][3.15][解] [3.16] [解] 与4选1[3.17][解] 则 D =41507632 如图A3.17所示。
[3.18] 用8选1数据选择器CC4512(参见题3.14)产生逻辑函数[解] 将Y 变换成最小项之和形式。
章组合逻辑电路第一节重点与难点一、重点:1.组合电路的基本概念组合电路的信号特点、电路结构特点以及逻辑功能特点。
2.组合电路的分析与设计组合电路分析是根据已知逻辑图说明电路实现的逻辑功能。
组合电路设计是根据给定设计要求及选用的器件进行设计,画出逻辑图。
如果选用小规模集成电路SSI,设计方法比较规范且容易理解,用SSI设计是读者应掌握的最基本设计方法。
由于设计电路由门电路组成,所以使用门的数量较多,集成度低。
若用中规模集成电路MSI进行设计,没有固定的规则,方法较灵活。
无论是用SSI或MSI设计电路,关键是将实际的设计要求转换为一个逻辑问题, 的要求即将文字描述变成一个逻辑函数表达式。
3.常用中规模集成电路的应用常用中规模集成电路有加法器、比较器、编码器、译码器、数据选择器和数据分配器等,重要的是理解外部引脚功能,能在电路设计时灵活应用。
4.竞争冒险现象竞争冒险现象的产生原因、判断是否存在竞争冒险现象以及如何消除。
二、难点:1.组合电路设计无论是用SSI还是用MSI设计电路,首先碰到的是如何将设计要求转换为逻辑问题,的真值表,这一步既是重点又是难点。
总结解决这一难点的方法如下:(1)分析设计问题的因果关系,分别确定输入变量、输出变量的个数及其名称。
(2)定义逻辑变量0、1信号的含义。
无论输入变量、输出变量均有两个状态状态代表的含义由设计者自己定义。
(3)再根据设计问题的因果关系以及变量定义,列出真值表。
2.常用组合电路模块的灵活应用同样的设计要求,用MSI设计完成后,所得的逻辑电路不仅与所选芯片有关,而且还与设计者对芯片的理解及灵活应用能力有关。
读者可在下面的例题和习题中体会。
3.硬件描述语言VHDL的应用VHDL的应用非常灵活,同一个电路问题可以有不同的描述方法,初学者可以先仔细阅读已有的程序实例,再自行设计。
三、考核题型与考核重点1.概念与简答题型1为填空、判断和选择;题型2为叙述基本概念与特点。
教材:数字电子技术基础(“十五”国家级规划教材) 杨志忠 卫桦林 郭顺华 编著高等教育出版社2009年7月第2版; 2010年1月 北京 第2次印刷;第三章 集成逻辑门电路练习题P112【题3.1】在图P3.1所示的电路中,发光二极管正常发光的电流范围是8mA ≤I D ≤12mA ,正向压降为2V ,TTL 与非门输出高电平U OH =3V ,输出高电平电流I OH =-300uA ,输出低电平U OL =0.3V ,输出低电平电流I OL =20mA 。
分别求出图P3.1(a )和(b )中电阻RL1和RL2的取值范围。
解题思路:选择限流电阻R 的原则是既保证发光二极管正常工作又要保证门的输出电流不超载。
解:(a )、电路采用输出低电平驱动发光管;此时流过发光管的电流1CC D OL D L V V V I R −−=;根据发光管的工作条件:8mA ≤I D ≤12mA (最大电流小于门的最大输出电流I OL =20mA ),所以可以得到:1225337.5L R Ω≤≤Ω,门电路输出高电平时发光管熄灭电流为零。
(b )、电路采用输出高电平驱动发光管;此时流过发光管的电流2CC D D OH L V V I I R −=+;根据发光管的工作条件:8mA ≤I D ≤12mA ,所以可以得到:2256.4389.6L R Ω≤≤Ω,同时门电路输出低电平时,门的最大灌入电流要小于I OL =20mA ,由此得到2 4.723520CC OL L OL V V V R I mA−≥==Ω,所以综上所述限流电阻应该为:2256.4389.6L R Ω≤≤Ω。
【3.2】、在图P3.2(a )~(g )所示的TTL 门电路中,已知开门电阻R ON =3K Ω,关门电阻R OFF =0.8K 。
试判断哪些门电路能正常工作?哪些门电路不能正常工作?并且写出能正常工作电路的输出逻辑函数表达式。
解题思路:了解各类门电路的逻辑功能,明白TTL 门的开门电阻R ON ≥3K Ω时相当于在输入端得到高电平“1”,关门电阻R OFF ≤0.8K Ω时相当于在输入端得到低电平“0”。
第3章组合逻辑电路习题解答复习思考题3-1组合逻辑电路的特点?从电路结构上看,组合电路只由逻辑门组成,不包含记忆元件,输出和输入之间无反馈。
任意时刻的输出仅仅取决于该时刻的输入,而与电路原来的状态无关,即无记忆功能。
3-2什么是半加?什么是全加?区别是什么?若不考虑有来自低位的进位将两个1位二进制数相加,称为半加。
两个同位的加数和来自低位的进位三者相加,称为全加。
半加是两个1位二进制数相加,全加是三个1位二进制数相加。
3-3编码器与译码器的工作特点?编码器的工作特点:将输入的信号编成一个对应的二进制代码,某一时刻只能给一个信号编码。
译码器的工作特点:是编码器的逆操作,将每个输入的二进制代码译成对应的输出电平。
3-4用中规模组合电路实现组合逻辑函数是应注意什么问题?中规模组合电路的输入与输出信号之间的关系已经被固化在芯片中,不能更改,因此用中规模组合电路实现组合逻辑函数时要对所用的中规模组合电路的产品功能十分熟悉,才能合理地使用。
3-5什么是竞争-冒险?产生竞争-冒险的原因是什么?如何消除竞争-冒险?在组合逻辑电路中,当输入信号改变状态时,输出端可能出现虚假信号----过渡干扰脉冲的现象,叫做竞争冒险。
门电路的输入只要有两个信号同时向相反方向变化,这两个信号经过的路径不同,到达输入端的时间有差异,其输出端就可能出现干扰脉冲。
消除竞争-冒险的方法有:接入滤波电容、引入选通脉冲、修改逻辑设计。
习题3-1试分析图3.55所示各组合逻辑电路的逻辑功能。
解:(a)图(1)由逻辑图逐级写出表达式:Y(AB)(CD)(2)化简与变换:令Y1ABY2CD则YY1Y2(4)分析逻辑功能:由真值表可知,该电路所能完成的逻辑功能是:判断四个输入端输入1的情况,当输入奇数个1时,输出为1,否则输出为0。
(b)图(1)由逻辑图逐级写出表达式:BA(2)化简与变换:Y=1由此可见,无论输入是什么状态,输出均为1 3-2试分析图3.56所示各组合逻辑电路的逻辑功能,写出函数表达式。
错了自我检测题有些题答案1组合逻辑电路任何时刻的输出信号,与该时刻的输入信号有关,与以前的输入信号无关。
2. 在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉冲的现象称为竞争冒险。
3. 8线一3线优先编码器74LS148的优先编码顺序是匚、匚、I5、…、匚,输出为丫2 Y i Y o。
输入输出均为低电平有效。
当输入I7 I6 I5…I o为时,输出丫2 Y i Y o为010<4. 3线一8线译码器74HC138处于译码状态时,当输入 AAA=001时,输出Y7〜丫0 =__5 •实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫数据分配器6 •根据需要选择一路信号送到公共数据线上的电路叫数据选择器。
7•一位数值比较器,输入信号为两个要比较的一位二进制数,用A、B表示,输出信号为比较结果:Y A> B)、YZ)和Y(A V B),则Y(A>B)的逻辑表达式为^AB。
&能完成两个一位二进制数相加,并考虑到低位进位的器件称为全加器。
9 •多位加法器采用超前进位的目的是简化电路结构x o(v,x )10. __________________________________ 组合逻辑电路中的冒险是由于引起的。
A.电路未达到最简 B .电路有多个输出C.电路中的时延 D .逻辑门类型不同11. 用取样法消除两级与非门电路中可能出现的冒险,以下说法哪一种是正确并优先考虑的A.在输出级加正取样脉冲 B .在输入级加正取样脉冲C.在输出级加负取样脉冲 D .在输入级加负取样脉冲12. __________________________ 当二输入与非门输入为 变化时,输出可能有竞争冒险。
A. 01~ 10 B . 00 T 10 C . 10 T 11 D . 11~ 01 13. ____________________________________________ 译码器74HC138的使能端取值为 ________________________________________________ 时,处于允许译码状态。
第三章 组合逻辑电路思考题与习题参考答案[题3-1]解:图P3-1:21,F F 真值表如表D3-1所示。
ABC C B A F ABC F +==21,[题3-2]解:图P3-2(a)因为B A AB A F ==1 A B AB B F ==3 A B B A F +=2 (a) 图是一位数值比较器 (b)1111)(----⊕⊕=++=⋅⊕=i i i i i C B A S AC BC AB AB B A C C所以(b)图是一位全加器[题3-3]解:图P3-3:21,F F 真值表如表D3-2、表D3-3表D3-2表D3-311001B A B A F ⊕+⊕=DC B A F ⊕⊕⊕=2所以图P3-3(a)逻辑电路图是2位二进制数等值比较器,当0101B B A A =时,输出11=F 否则01=F图P3-3(b)逻辑电路图是输入信号A 、B 、C 、D 中含有偶数个0时,输出12=F 否则01=F [题3-4]解:设4变量为A 、B 、C 、D ,输出为F ,根据题意,列真值表如表D3-4所示。
根据真值表画卡诺图如图D3-1所示。
图D3-1CD B A D C B A D ABC D C AB BCD A D C B A D C B A D C B A F +++++++=先构成CD D C D C D C AB B A B A B A ⋅⋅⋅⋅,,,,然后构成F 逻辑图如图D3-3所示。
F图D3-2[题3-5]解:设输入信号为012,,A A A ;输出信号为012,,F F F 。
根据题意列真值表如表D3-5所示。
表D3-5可以用异或门实现。
001122,,A C F A C FA C F ⊕=⊕=⊕=逻辑电路图如图D3-3所示。
图D3-32A C2F 1A 0A C1F 0F[题3-6]解:根据题意列真值表如表D3-6所示:根据真值表画卡诺图如图D3-4所示图D3-4 化简后表达式为:AC AB BC C B A F +++= 逻辑图如图D3-5所示。
第3章集成逻辑门电路3-1 如图3-1a)~d)所示4个TTL门电路,A、B端输入的波形如图e)所示,试分别画出F1、F2、F3和F4的波形图。
A1A234a)b)c)d)F1F2F3F4BAe)图3-1 题3-1图解:从图3-1a)~d)可知,11F=,2F A B=+,3F A B=⊕,4F A B= ,输出波形图如图3-2所示。
F1F2F3F4AB图3-2题3-1输出波形图3-2 电路如图3-3a )所示,输入A 、B 的电压波形如图3-3b )所示,试画出各个门电路输出端的电压波形。
1A 23b)a)AB图3-3 题3-2图解:从图3-3a )可知,1F AB =,2F A B =+,3F A B =⊕,输出波形如图3-4所示。
F 1F 2F 3AB图3-4 题3-2输出波形3-3在图3-5a )所示的正逻辑与门和图b )所示的正逻辑或门电路中,若改用负逻辑,试列出它们的逻辑真值表,并说明F 和A 、B 之间是什么逻辑关系。
b)a)图3-5 题3-3图解:(1)图3-5a )负逻辑真值表如表3-1所示。
表3-1 与门负逻辑真值表F 与A 、B 之间相当于正逻辑的“或”操作。
(2)图3-5b )负逻辑真值表如表3-2所示。
表3-2 或门负逻辑真值表F 与A 、B 之间相当于正逻辑的“与”操作。
3-4试说明能否将与非门、或非门和异或门当做反相器使用?如果可以,各输入端应如何连接?解:与非门、或非门和异或门经过处理以后均可以实现反相器功能。
1)与非门:将多余输入端接至高电平或与另一端并联; 2)或非门:将多余输入端接至低电平或与另一端并联;3) 异或门:将另一个输入端接高电平。
3-5为了实现图3-6所示的各TTL 门电路输出端所示的逻辑关系,请合理地将多余的输入端进行处理。
b)a)AB=A B=+A BC DABC D图3-6 题3-5图解:a )多余输入端可以悬空,但建议接高电平或与另两个输入端的一端相连;b )多余输入端接低电平或与另两个输入端的一端相连;c) 未用与门的两个输入端至少一端接低电平,另一端可以悬空、接高电平或接低电平;d )未用或门的两个输入端悬空或都接高电平。
第三章 组合逻辑电路【】 分析图P3.1电路的逻辑功能,写出Y 1、Y 2的逻辑函数式,列出真值表,指出电路完成了什么逻辑功能.Y 1【解】1()Y ABC A B C AB AC BC ABC ABC ABC ABC=+++•++=+++2Y AB BC AC =++由真值表可见,这是一个全加器电路。
A 、B 、C 为加数、被加数和来自低位的进位,Y 1是和,Y 2是进位输出。
【】 图3.2是对十进制数9求补的集成电路CC14561的逻辑图,写出当COMP=1;Z=0和COMP=0,Z=0时Y 1,Y 2,Y 3,Y 4的逻辑式,列出真值表。
Y 1Y 2Y 3Y 4A 1A 2A 3A 4Z【解】(1)COMP=1、Z=0时输出的逻辑式为11223234234Y A Y A Y A A Y A A A⎧=⎪=⎪⎨=⊕⎪⎪=++⎩ 〔2〕COMP=0、Z=0时输出的逻辑式为11223344Y A Y A Y A Y A =⎧⎪=⎪⎨=⎪⎪=⎩〔即不变换,真值表从略〕3个或3个以上为1时输出1,输入为其他状态时输出0。
【解】Y ABCD ABCD ABCD ABCD ABCD ABC ABD ACD BCD ABC ABD ACD BCD=++++=+++=•••B D Y【】 有一水箱由大、小两台水泵M L 、M S 供水,如图P3.4所示.水箱中设置了3个水位检测元件A、B 、C 。
水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。
现要求当水位超过C 点时水泵停止工作;水位低于C 点高于B 点时M S 单独工作;水位低于B 点而高于A 点时M L 单独工作;水位低于A 点时M L 、M S 同时工作。
试用门电路设计一个控制两台水泵的逻辑电路,要求电路尽量简单。
【解】图P3.4M L真值表中的ABC 、ABC 、ABC 、ABC 为约束项,利用卡诺图【图A3.4(a)】化简后得到S L M A BCM B⎧=+⎪⎨=⎪⎩ 〔M S 、M L 的1状态表示工作,0状态表示停止〕 逻辑图如图A3.4(b).S M A BC =+L M B =〔a 〕(b)A B CM SM L【】。
第1章作业1.1为了将600份文件顺序编码,如果采用二进制代码,最少需要用几位?如果改用八进制或十六进制代码,则最少各需要用几位?答:二进制代码最少需要10位,八进制最少需要4位,十六进制最少3位.1.4将下列二进制数转换为等值的十进制数。
(1)(101.011)2 ;(3)(1111.1111)2。
答:1、5.375 ; 3、15.93751.5将下列二进制数转换为等值的八进制数和十六进制数。
(2)(1001.1101)2;(4)(101100.110011)2。
答:2、11.64, 9 ; 4、54.63, 261.6将下列十六进制数转换为等值的二进制数。
(1)(8.C)16;(3)(8F.FF)16。
答:1、(10001100)2 ;3、(10001111.11111111)21.9将下列十进制数转换为等值的二进制数和十六进制数。
要求二进制数保留小数点以后4位有效数字。
(2)(188.875)10;(4)(174.06)10。
答:2、10111100.111 B=BC.EH ;4、10101110.0001 B=AE.1H1.14用二进制补码运算计算下列各式。
式中的4位二进制数是不带符号位的绝对值。
如果和为负数,请求出负数的绝对值。
(提示:所用补码的有效位数应足够表示代数和的最大绝对值。
)(2)1101+1011;(4)1101-1011;(6)1011-1101;(8)-1101-1011。
答: 2、补码取5位有效数字和1位符号位001101+001011=0110004、补码取4位有效数字和1位符号位01101+10101=000106、1011-11018、-1101-1011第2章作业2.4已知逻辑函数的真值表如表P2.4(a)、(b)所示,试写出对应的逻辑函数式。
表P2.4(a ) 表P2.4(b )2.7写出图P2.7(a )、(b )所示电路的输出逻辑函数式。
图P2.72.8已知逻辑函数Y 的波形图如图P2.8所示,试求Y 的真值表和逻辑函数式。
3-1 分析题图3-1所示电路,写出电路输出Y 1和Y 2的逻辑函数表达式,列出真值表,说明它的逻辑功能。
解:由题图3-1从输入信号出发,写出输出Y 1和Y 2的逻辑函数表达式为1Y A B C =⊕⊕ ; 2()()Y A B C AB A B C A =⊕⋅⋅=⊕⋅+B将上式中的A 、 B 、C 取值000~111,分别求出Y 1和Y 2,可得出真值表如题解 表3-1所示。
题解 表3-1ABCA B ⊕()A B C ⊕⋅AB1Y2Y0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 1 0 0 1 0 0 1 1 1 1 0 0 1 1 0 0 1 0 0 1 0 1 0 1 1 1 0 0 1 1 1 0 0 0 1 0 1 111111综上,由题解 表3-1可以看出,该电路实现了一位全加器的功能。
其中,A 和B 分别是被加数及加数,C 为相邻低位来的进位数;Y1为本位和数,Y 2为相邻高位的进位数。
3-2 分析题图3-2所示电路,要求:写出输出逻辑函数表达式,列出真值表,画出卡诺图,并总结电路功能。
解:由题图3-2从输入信号出发,写出输出F 的逻辑函数表达式为()()F A B C D =:::将上式中的A 、 B 、C 、D 取值0000~1111,求出F ,可得真值表和卡诺图分别如题解 表3-2和题解 图3-1所示。
题解 表3-2A B C DA B : C D :F0 0 0 0 1 1 1 0 0 0 1 1 0 0 0 0 1 0 1 0 0 0 0 1 1 1 1 1 0 1 0 0 0 1 0 0 1 0 1 0 0 1 0 1 1 0 0 0 1 0 1 1 1 0 1 0 1 0 0 0 0 1 0 1 0 0 1 0 0 11 0 1 0 0 0 1 1 0 1 1 0 1 0 1 1 0 0 1 1 1 1 1 0 1 1 0 0 1 1 1 0 1 0 0 1 1 1 1 1 1 1综上,由题解 表3-2可以看出,当输入A 、 B 、C 、D 中含有偶数个“1”时,输出;否则,当输入A 、 B 、C 、D 中含有奇数个“1”时,输出。
第8章思考题与习题8.1 在题8.1图所示电路中,A 、B 是数据输入端,K 是控制输入端,试分析在控制输入K 的不同取值下,数据输入A 、B 和输出间的关系。
(a ) (b )题8.1图解:(a )F a =ABK+(A+B)K当K=0时,F a =(A+B) 与逻辑关系当K=1时,F a =AB 或逻辑关系(b )一位二进制数比较器,低电平有效AB Kb1 b2 F b2 AB A K F 1b ⋅⋅=B A K ⋅=BA K +=AB B K F b ⋅⋅=3B A K ⋅=BA K +=312b b b F F K F ⋅⋅=BA K ⊕+=8.2设计一组合逻辑电路,输入为三位二进制数,输出为F 。
其功能是:输入的三位数码中有奇数个“1”时,电路的输出F 为1,否则为0。
要求用“异或”门实现该电路。
解:设三位二进制数分别为A 、B 、C由真值表可得F=m 1+ m 2 + m 4 + m 7 =A ⊕B ⊕CC B A F8.3 试用三个一位半加器实现下列函数,且不附加任何其它门。
(1)F 1(X ,Y ,X )=Σm (1,2,4,7)(2)F 1(X ,Y ,Z )Z Y X YZ X += (3)F 3(X ,Y ,X )=Σm (1,3,5,6) (4)F 4(X ,Y ,X )=X Y Z解:8.4某工厂有三个车间,每个车间各需1KW的电力。
这三个车间由两台发电机组供电,一台是1KW,另一台是2KW。
此三车间经常不同时工作,为了节省能源,又保证电力的供应,试设计一个逻辑电路,能自动完成配电任务。
解:设三个车间为A、B、C:“1”工作;“0”不工作1KW发电机为F1,2KW发电机为F2:“1”工作;“0”不工作列真值表:A B C F1F2 A B C F1F20 0 0 0 0 1 0 0 1 00 0 1 1 0 1 0 1 0 10 1 0 1 0 1 1 0 0 10 1 1 0 1 1 1 1 1 1CBAF⊕⊕=1ACBCABF2++=C8.5用两片CC4512八选一数据选择器分别生成逻辑函数Y 1和Y 2,画出接线图。
第三章集成逻辑门电路一、选择题1. 三态门输出高阻状态时,()是正确的说法。
A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动2. 以下电路中可以实现“线与”功能的有()。
A.与非门B.三态输出门C.集电极开路门D.漏极开路门3.以下电路中常用于总线应用的有()。
A.TSL门B.OC门C. 漏极开路门D.CMOS与非门4.逻辑表达式Y=AB可以用()实现。
A.正或门B.正非门C.正与门D.负或门5.TTL电路在正逻辑系统中,以下各种输入中()相当于输入逻辑“1”。
A.悬空B.通过电阻2.7kΩ接电源C.通过电阻2.7kΩ接地D.通过电阻510Ω接地6.对于TTL与非门闲置输入端的处理,可以()。
A.接电源B.通过电阻3kΩ接电源C.接地D.与有用输入端并联7.要使TTL与非门工作在转折区,可使输入端对地外接电阻RI()。
A.>RONB.<ROFFC.ROFF<RI<ROND.>ROFF8.三极管作为开关使用时,要提高开关速度,可( )。
A.降低饱和深度B.增加饱和深度C.采用有源泄放回路D.采用抗饱和三极管9.CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。
A.微功耗B.高速度C.高抗干扰能力D.电源范围宽10.与CT4000系列相对应的国际通用标准型号为()。
A.CT74S肖特基系列B. CT74LS低功耗肖特基系列C.CT74L低功耗系列D. CT74H高速系列11.电路如图(a),(b)所示,设开关闭合为1、断开为0;灯亮为1、灯灭为0。
F 对开关A、B、C的逻辑函数表达式()。
F1F2 (a)(b)A.C AB F =1 )(2B A C F += B.C AB F =1 )(2B A C F +=C. C B A F =2 )(2B A C F +=12.某TTL 反相器的主要参数为IIH =20μA ;IIL =1.4mA ;IOH =400μA ;水IOL =14mA ,带同样的门数( )。
第三章(组合逻辑电路)作业及答案
1、写出图3-1所示组合逻辑电路中输入输出的逻辑关系式和真值表。
图3-1:组合逻辑电路逻辑图
解:(1)C A A AC B A Y +=++=1
(2)D B C B A CD B A CD B A D BD CD A B A Y ++=++=+=++=)(
2 2、试分析图3-2所示组合逻辑电路,写出其逻辑函数表达式。
若设S 1﹑S 0为功能控制信号,A ﹑B 为输入信号,L 为输出,说明当S 1﹑S 0取不同信号值时,电路所实现的逻辑功能。
A
B
S 1
S
=1
=1
&
=1
图3-2:组合逻辑电路逻辑图
3、试用与门、或门和非门,或者与门、或门和非门的组合来实现如下各逻辑函数关系,画出相应的逻辑电路图。
(1)1Y AB BC
=+
(2)2Y A C B
=+
()
(3)3Y ABC B EF G
=++
()
&
&
1
≥Y1
.
1
A
B
C
.
&
1
≥Y2
.
1
A
B
C
&
1
≥
1
≥
&
&
1
A
B
C
.
E
F
G
.
Y3
.
.
.
4、试用门电路设计4线-2线优先编码器,输入、输出信号都是高电平有效,要求任一按键按下时,G S为1,否则G S=0;还要求没有按键按下时,E O信号为1,否则为0。
5、试用逻辑门电路设计一个2选1数据选择器,输入信号为A、B,选择信号为S,输出信号为Y,要求写出真值表、逻辑函数表达式和画出逻辑电路图。
6、某公司3条装配线各需要100kW电力,采用两台发电动机供电,一台100kW,另外一台是200kW,3条装配线不同时开工,试设计一个发电动机控制电路,可以按照需求启动发电动机以达到节电的目的。
7、图3-3是由3线/8线译码器74LS138和与非门构成的组合逻辑电路,试写出P1和P2的逻辑表达式,并列出真值表,说明其逻辑功能。
BIN/OCT
012
0123
4
567
B A
C 100
74LS138P 1
P 2
图3-3 组合逻辑电路图
8、试用3线-8线译码器74LS138和与非门实现以下多输出函数:
1F A
B C AB BC AC =++(,,) ∑=),,,(),,(75422m C B A F
9、图3-4是由八选一数据选择器74LS151构成的组合逻辑电路,试写出当G 1G 0为各种不同取值时输出Y 与输入A 、B 的逻辑函数表达式。
图3-4由八选一数据选择器74LS151构成的组合逻辑电路
10、试用8选1数据选择器74LS151分别实现以下各逻辑函数。
(1)1F C B A AB BC =+(,,)
(2)2F D C B A ABD ABC =+(,,,)。