- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
▪ 10、指令( D )的源操作数的寻址方式为直 接寻址。
A. MOV [2000H],AL 寄存器寻址 B. MOV AX,DX 寄存器寻址 C. MOV AX,2000H 立即寻址 D. XOR AL,[2000H]
▪ 11、计算机的内存储器可采用 ( D )
A源自文库RAM
B.ROM
C.磁盘
D.ROM和RAM
START: MOV AX,DATA MOV DS,AX
MOV AX,0 MOV CX,100 MOV BX,2 NEXT:ADD AX,BX INC BX INC BX LOOP NEXT MOV S,AX
MOV AH,4CH INT 21H CODE ENDS
END START
DATA SEGMENT S DW ? DATA ENDS
A. 256B B. 1KB C. 64KB D. 1MB
▪ 二、填空题(15分,每空1分)
▪ 1、8086/8088CPU被设计为两个独立的功能 部件: 总线接口部件 和 执行部件 ,其 中,20位地址加法器属于 总线接口部件 部 分 ,其作用是 形成20位的物理地址 。
▪ 2、8086/8088CPU复位后的系统启动地址
A、1200H
B、12000H
C、2100H
D、21000H
▪ 8、下面寄存器( 存器为SS。
A、AX
C、SP
C )使用时的默认段寄
B、BX D、SI
▪ 9、下列指令中,执行速度最快的指令是 ( C )。 A. ADD AX,10 B. ADD AL,[SI+10H] C. ADD AX,CX D. ADD AX,[BX]
可用于片选地址译码。若用4K×1的RAM芯 片组成12K字节的内存总容量,则需 24 片 这样的芯片。
▪ 三、简答题(15分,每小题3分) ▪ 1、试说明8086最小/最大工作方式的特点
P39
▪ 3、试说明实现片选控制的3种方法及其特点 P196
▪ 四、程序分析题(10分) 1、 MOV DX,8F70H
▪ 一、选择题(20分,每题1分)
1、某微机最大可寻址的内存空间为16MB,其 CPU地址总线至少应有( D )条。
A. 32
B. 16
C. 20
D. 24
▪ 2、8086的一个总线周期,最多可交换( B ) 字节。
A. 一个
B. 二个
C.四个
D. 八个
▪ 3、在8086CPU的引脚中,用于连接硬中断 信号的引脚有几个( C )
A. 15个
B. 8个
C. 2个
D. 1个
▪ 4、8086的SS=1060H,SP=0010H,AX=1234 H,当执行一条PUSH AX指令时,1234H存放的 实际地址是 ( D ) A. (10610H)=12H (10611H)=34H
B. (10610H)=34H (10611H)=12H
▪ 6、假设AX和BX寄存器中存放的是有符号整数,为 了判断AX寄存器中的数据是否大于BX寄存器中的
数据,应采用指令序列( D )。
A.SUB AX,BX
B. SUB AX,BX
JC label
JNC label
C.CMP AX,BX
D. CMP AX,BX
JA label
JG label
▪ 7、逻辑地址1000:2000对应的物理地址为 ( B )。
MOV AX,54EAH OR AX,DX AND AX,DX
NOT AX XOR AX,DX
ROR AX,1
AX= FFFFH 。(3分)
▪ 五、编程题(10分)
▪ 编写程序计算S=2+4+6+……+200。要求写 出完整的汇编语言源程序。
CODE SEGMENT ASSUME CS:CODE,DS:DATA
▪ 17、当微处理器进行IO读操作时,在发出地 址信息后,当( A )后,同时片选信号已稳 定,输入口已与数据总线接通, 微处理器可以 进行操作。
▪ A. RD 有效, M/IOL ▪ B. RD 有效, M/IOH
▪ C. WR 有效, M/IOL
▪ D. WR 有效, M/IOH
▪ 20、8086CPU构成的PC机所访问的I/O空间 有( C )。
C. (1060EH)=12H (1060FH)=34H
D. (1060EH)=34H (1060FH)=12H
▪ 5、假设V1和V2是用DW定义的变量,下列指 令中正确的是( A )。
A.MOV V1,20H B.MOV V1,V2 两个内存单元不能直接传送 C.MOV AL,V1 类型不匹配 D.MOV 2000H,V2 立即数不能为目的操作数
为 FFFF0H
。
▪ 5、若定义DAT DW 12H,34H,则DAT+1和
DAT+2两个字节内存单元中存放的数据分
别是 00H 和
34H 。
▪ 6、已知某微机系统的存储器由三个芯片组组 成,每个芯片组容量为4K字节,总容量为 12K字节,试问为满足其编址范围,至少需 要地址总线中的 14 根。其中 12 根 需用于每片芯片的片内地址输入, 2 根