Xilinx_ISE操作示例

  • 格式:ppt
  • 大小:2.34 MB
  • 文档页数:42

下载文档原格式

  / 42
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

找到并双击“Configure Device (iMPACT)” 如下图:
双击
弹出窗口如下,按图示操作:
1.选中
2.点击
弹出窗口如下,按下图示操作,选择*.bit文件
双击
点击
弹出窗口如下,按图示操作:光标移到芯片图 形上,单击鼠标右键,选择“Program„”
点击
弹出窗口如下,按下图所示操作:
输入完成后存盘。如下图:
四.综合
在左下侧Processes小窗口中下拉选项,找到并双击 “Synthesize-XST”。等待程序运行完毕, “Synthesize-XST”下方的“View Synthesis Report”选项的前方会打上一个绿色的勾,双击此选 项,打开综合报告,如下图: 1.上下移动
双击
六.下载
上述过程正确无误后: XC3S50接通5V工作电源(插孔40连接+5V、插 孔20连接GND)。 连接实验箱上FPGA XC3S50的编程电缆(USB 线),等待计算机的驱动连接妥当。 在左下侧Processes小窗口中下拉选项,找到 “Generate Programming File” 项,点击 左侧+号使其展开。
双击
运行结束后弹出功能仿真结果窗口如下图。
0 0
1 0
0 1
源自文库
1 1
0 0
0bit
1bit
2bit
3bit
0bit
三.编写约束文件
在Sources小窗口的空白处单击鼠标右键,在弹出的 对话框中选择“New Source”后,再次弹出对话框 如下图,按图示顺序操作:
2.单击 1.键入文件名
3.勾选
4.单击
完成后又弹出两个对话框,分别选择“Next” 、“Finish”。 在左侧Sources小窗口中选择 “Synthesis/Implementation”,如下图:
单击
把左下侧Processes小窗口中选项“User Constraints”右侧圈内的“+”号点开,双击 “Edit Constraints(Text)”打开约束文件 编辑窗口如下图:
节点命名 k1 f2 注:5处红色的节 点都需命名
f1 k2 cp
节点命名后电路如下图。再选择“Add I/O Marker”图标,添加输入/输出盘:点击图标后 依次移动光标到节点名处,单击鼠标左键。
添加输入/输出盘
完成后电路如下图,保存电路图。
保存电路图
二.
功能仿真
按下图选项顺序操作:
2.单击 3.单击 4. 空 白 处 单 击 鼠标右键 1.单击
Xilinx公司ISE软件操作介绍
《电工电子实验技术》上册 序列信号3bit延时 操作过程示例 P148-J2
一、启动ISE和建立电原理图
启动ISE,建立新的项目(Project)文件
1.点击
2.选择“New Project”
建立学号命名的项目文件
1 . 建立学号命 名的文件夹
2.指定存放 到D盘
在弹出选项中选择“New Source”。再次弹出 对话框如下图,在对话框中按顺序操作:
2.点击
1.键入文件名
3.勾选 4.点击
完成后又弹出两个对话框,依次选择“Next” 、“Finish”。等待运行,再弹出一个对话框 如下图,按图示操作:
1..修改为10000 2.点击
弹出下图,按图示顺序操作:
单击
在右侧约束文件编辑窗口中键入如下文字:
NET “cp” Loc = p127; NET “k1” Loc = p103; NET “k2” Loc = p104; NET “f1” Loc = p6; NET “f2” Loc = p7; 注意:引号内字符的大小写必须与 原理图中的字符完全一致,每行字 符以分号结尾。
全文只有此3个告警信 息 , 更 无 “ errors” 信息。否则,需根 据信息内容回到前 面文件中纠正错误。
五.实现
在Processes小窗口中 下拉选项,找到并双 击“Implement Design”。等待程序 运行完毕。 运行结果正确后, Processes小窗口的 “Implement Design”项目中显 示如右图结果(绿 圈勾):
2.存盘
1. 在图中 6 处红色标志 处点击鼠标左键
3.单击
完成后波形如下图,再按图示顺序操作:
1.单击
2.点击原有的圈内 +号,展开目录
4. 在弹出的选 项中选择
3.点击鼠标右键
再次弹出对话框如下图,按图示顺序操作:
1.下移
2.改为10000ns
3.点击
在Processes小窗口中双击下图的选项,等待程 序运行。
1.勾选
2.点击
提示下载成功,计算机上操作完成。可连接线 进行实验。
注意: XC3S50编程器不可断电,若断电,烧写的内容将丢 失,需重新下载。 接线时注意芯片管脚号与插孔号的对应关系。 cp可用实验箱上16kHz时钟信号。 k1,k2可用实验箱上k1k8逻辑电平中任意两个。 输出f1接示波器CH1,输出f2接示波器CH2。 示波器输入耦合置“直流”,内触发信源置“CH1”
适当移动图纸中元件的位置,并放大图纸。再 选择连线工具在图纸中画电气连接线。
连线
器件类型 器件型号 5 处需引出的 输入/输出 端口要添加 一小段连线 放大,缩小
画好电气连接线的电路如下图。然后选择节点 命名图标为各输入/输出节点命名:点击“节 点命名”图标,依次键入字符(区分大小写) ,移动光标到连线断点处,单击鼠标左键。5个 节点名称分别为f1、f2、k1、k2、cp。
4.选择原理 图输入 5.点击
3.点击
选择器件型号和工具软件
1 . 选择器件型号与圈 内的3项完全一致
2.选择工具软件与圈内 的4项完全一致
3.点击
建立新的源文件
点击
敲入文件名,选择原理图
2. 选择原理 图选项
1. 键 入 新 的 原 理图文件名
3.点击
完成
点击
接下来两个弹出窗口连续单击“Next” ,第三个弹出窗口单击“Finish”
选择原理图编辑器
点击
原理图编辑器窗口说明
器件类型 器件型号
器件旋转
可关闭,扩大 上方窗口
原理图图纸
在原理图图纸中摆放元件 类型“Categorles”中选择“Flip_Flop”, 型号“Symbols”中选择“fd”,在图纸中摆 放3个触发器。 类型“Categorles”中选择“Mux”,型号 “Symbols”中选择“m4_1e”,在图纸中摆 放一个4选1数据选择器。 类型“Categorles”中选择“Counter”,型 号“Symbols”中选择“cb2ce”,在图纸中 摆放一个2位二进制计数器。 类型“Categorles”中选择“General”,型 号“Symbols”中选择“gnd”和“vcc”各一 个,在图纸中摆放地线和电源符号。