数电总复习
- 格式:pptx
- 大小:2.38 MB
- 文档页数:16
《数字电子技术》复习一、主要知识点总结和要求1.数制、编码其及转换:要求:能熟练在10进制、2进制、8进制、16进制、8421BCD、格雷码之间进行相互转换。
举例1:(37.25)10= ( )2= ( )16=( )8421BCD解:(37.25)10= ( 100101.01)2= ( 25.4)16= ( 00110111.00100101 )8421BCD2.逻辑门电路:(1)基本概念1)数字电路中晶体管作为开关使用时,是指它的工作状态处于饱和状态和截止状态。
2)TTL门电路典型高电平为3.6 V,典型低电平为0.3 V。
3)OC门和OD门具有线与功能。
4)三态门电路的特点、逻辑功能和应用。
高阻态、高电平、低电平。
5)门电路参数:噪声容限VNH或VNL、扇出系数No、平均传输时间tpd。
要求:掌握八种逻辑门电路的逻辑功能;掌握OC门和OD门,三态门电路的逻辑功能;能根据输入信号画出各种逻辑门电路的输出波形。
举例2:画出下列电路的输出波形。
解:由逻辑图写出表达式为:,则输出Y见上。
3.基本逻辑运算的特点:与运算:见零为零,全1为1;或运算:见1为1,全零为零;与非运算:见零为1,全1为零;或非运算:见1为零,全零为1;异或运算:相异为1,相同为零;同或运算:相同为1,相异为零;非运算:零变 1, 1 变零;要求:熟练应用上述逻辑运算。
4. 数字电路逻辑功能的几种表示方法及相互转换。
①真值表(组合逻辑电路)或状态转换真值表(时序逻辑电路):是由变量的所有可能取值组合及其对应的函数值所构成的表格。
②逻辑表达式:是由逻辑变量和与、或、非3种运算符连接起来所构成的式子。
③卡诺图:是由表示变量的所有可能取值组合的小方格所构成的图形。
④逻辑图:是由表示逻辑运算的逻辑符号所构成的图形。
⑤波形图或时序图:是由输入变量的所有可能取值组合的高、低电平及其对应的输出函数值的高、低电平所构成的图形。
⑥状态图(只有时序电路才有):描述时序逻辑电路的状态转换关系及转换条件的图形称为状态图。
数电复习知识点第一章1、了解任意进制数的一般表达式、2-8-10-16进制数之间的相互转换;2、了解码制相关的基本概念和常用二进制编码(8421BCD、格雷码等);第三章1、掌握与、或、非逻辑运算和常用组合逻辑运算(与非、或非、与或非、异或、同或)及其逻辑符号;2、掌握逻辑问题的描述、逻辑函数及其表达方式、真值表的建立;3、掌握逻辑代数的基本定律、基本公式、基本规则(对偶、反演等);4、掌握逻辑函数的常用化简法(代数法和卡诺图法);5、掌握最小项的定义以及逻辑函数的最小项表达式;掌握无关项的表示方法和化简原则;6、掌握逻辑表达式的转换方法(与或式、与非-与非式、与或非式的转换);第四章1、了解包括MOS在内的半导体元件的开关特性;2、掌握TTL门电路和MOS门电路的逻辑关系的简单分析;3、了解拉电流负载、灌电流负载的概念、噪声容限的概念;4、掌握OD门、OC门及其逻辑符号、使用方法;5、掌握三态门及其逻辑符号、使用方法;6、掌握CMOS传输门及其逻辑符号、使用方法;7、了解正逻辑与负逻辑的定义及其对应关系;8、掌握TTL与CMOS门电路的输入特性(输入端接高阻、接低阻、悬空等);第五章1、掌握组合逻辑电路的分析与设计方法;2、掌握产生竞争与冒险的原因、检查方法及常用消除方法;3、掌握常用的组合逻辑集成器件(编码器、译码器、数据选择器);4、掌握用集成译码器实现逻辑函数的方法;5、掌握用2n选一数据选择器实现n或者n+1个变量的逻辑函数的方法;第六章1、掌握各种触发器(RS、D、JK、T、T’)的功能、特性方程及其常用表达方式(状态转换表、状态转换图、波形图等);2、了解各种RS触发器的约束条件;3、掌握异步清零端Rd和异步置位端Sd的用法;2、了解不同功能触发器之间的相互转换;第七章1、了解时序逻辑电路的特点和分类;2、掌握时序逻辑电路的描述方法(状态转移表、状态转移图、波形图、驱动方程、状态方程、输出方程);3、掌握同步时序逻辑电路的分析与设计方法,掌握原始状态转移图的化简;4、了解异步时序逻辑电路的简单分析;5、掌握移位寄存器、计数器的功能、工作原理和实际应用等;6、掌握集成计数器实现任意进制计数器的方法;7、掌握用移位寄存器、计数器以及其他组合逻辑器件构成循环序列发生器的原理;第八章1、掌握门电路和分立元件构成的施密特触发器、单稳态触发器、多谐振荡器的电路组成及工作原理,掌握相关参数的计算方法;2、掌握用555电路构成施密特触发器、单稳态触发器、多谐振荡器的方法以及工作参数的计算或者改变方法;第九章1、了解ROM和RAM的基本概念;2、了解存储器容量的表示方法和扩展方法,了解存储容量与地址线、数据线的关系。
数电复习资料数电总复习(⼀)选择1. 逻辑函数的最简结果为A. B.C. AB+D. ()解:A2.下列函数中等于A的是A. A+1B.C. D. A(A+B)()解:D3. 下列逻辑代数运算错误的是A. A+A=AB. AC. A·A = 1D. A+()解:C4. 下列逻辑代数运算错误的是:A. AB. A+1=AC. AD. A+0=A()解:B5. 在对⼗进制数进⾏的8421码编码时,对应关系错误的是:A. 1B.C. 0D. 8()解:B6.摩根定律(反演律)的正确表达式是:A. B.C. D. ()解:D7. 指出四变量A、B、C、D的最⼩项应为A. B.C. D. ()8.逻辑式A+AB+ABC+A C,化简后为A. AB. BC. ABD. 以上各项都不是()解:A9. 由开关组成的逻辑电路如图所⽰,设开关A、B分别有如图所⽰为“0”和“1”两个状态,则信号灯L亮的逻辑式为L=AB+B. L=+ABC. L=+D. 以上各项都不是()解:C10. 逻辑式F=可变换为A. F=B.C. D. 以上各项都不是()解:C11. 在数字电路中,晶体管的⼯作状态为:A. 饱和B. 放⼤C. 饱和或放⼤D. 饱和或截⽌()解:D12.逻辑电路如图所⽰,其逻辑函数Y的表达式式为:A.B.C.D. ()解:C13. 已知F=AB+CD,选出下列可以肯定使F = 0的情况:A. A = 0,BC = 1B. B = C = 1C. C = 1,D = 0D. AB = 0,CD = 0 ()解:D14. 逻辑图和输⼊A,B的波形如图所⽰,分析当输出F为“1”的时刻应是 t1t2t3D. 以上各项都不是()解:C15. 如图所⽰正逻辑TTL各电路中,电路输出处于⾼电平的有(a)(b)(c)(d)()解:(a)16. 逻辑图和输⼊A,B的波形如图所⽰,分析当输出F为“0”的时刻应是t1t2t3D. 以上各项都不是()解:C17. 逻辑图和输⼊A,B的波形如图所⽰,分析当输出F为“0”的时刻应是t1t2t3D. 以上各项都不是()解:B18逻辑图和输⼊A,B的波形如图所⽰,分析在t时刻输出F为1“1”“0”任意以上各项都不是()解:A19. 图⽰逻辑电路的逻辑式为A.B.C. A+BC20. 逻辑符号如图所⽰,其中表⽰“与⾮”门的是()解:(d)21. 逻辑电路如图所⽰,当输⼊A=“0”,输⼊B为正弦波时,则输出F应为“1”“0”正弦波D. 以上各项都不是()解:A22. 逻辑图和输⼊A,B的波形如图所⽰,分析在t时刻输出F为1“1”“0”C. 不定D. 以上各项都不是()解:B23. TTL三态输出“与⾮”门电路的输出⽐TTL“与⾮”门电路多⼀个状态是A. ⾼电平B. 低电平C. ⾼阻24. 逻辑电路如图所⽰,其功能相当于⼀个门与⾮门C. 异或门D. 以上各项都不是()解:C25.图⽰逻辑电路为“与⾮”门“与”门“或”门“或⾮”门()解:A26. 晶体管的开关作⽤是饱合时集—射极接通,截⽌时集—射极断开饱合时集—射极断开,截⽌时集—射极接通饱合和截⽌时集—射极均断开以上各项都不是()27. 图⽰逻辑符号的状态表为()A. B. C. D. 以上各表都不是()解:C28. 逻辑图如图(a)所⽰,输⼊A、B的波形如图(b),试分析在t1瞬间输出F为“1”“0”不定D. 以上各项都不是()解:B29. 图⽰逻辑电路的逻辑式为A.B.C. AB+CD. 以上各项都不是()A. B. C. D. 以上各表都不是()解:B31. 图⽰逻辑符号的状态表为以上各表都不是()解:C32. 在正逻辑条件下,如图所⽰逻辑电路为“与”门“或”门“⾮”门D. 以上各项都不是()解:A33. 在正逻辑条件下,如图所⽰门电路的逻辑式为F ABCF A+B+CFF()解:B34. 逻辑门电路的逻辑符号如图所⽰,能实现F=AB逻辑功能的是()(d)以上各项都不是()解:(a)35. TTL三态输出“与⾮”门电路的输出⽐TTL“与⾮”门电路多⼀个状态是A. ⾼电平B. 低电平C. ⾼阻D. 以上各项都不是()解:C36. 如图所⽰逻辑电路其逻辑表达式为A. Y=A+BB. Y=(C. Y=D. Y()解:D37. 组合逻辑电路任何时刻的输出信号与该时刻的输⼊信号及与电路原来所处状态的关系是A. ⽆关⽆关B. ⽆关有关C. 有关⽆关D. 有关有关()解:C38. 图⽰逻辑电路的逻辑式为A.B.C.D. 以上各项都不是()解:C39. 在函数K=AB+CD的真值表中,F=1的状态有多少个?A. 2B. 4C. 6D. 7 ()解:D40. 全加器逻辑符号如图所⽰,当A i=“1”,B i=“1”,C i-1=“1”时,C i-1和S 分别为i ?C i = 1 S i = 0C i = 0 S i = 1C i = 1 S i = 1D. 以上各项都不是()解:C41. ⼋路数据选择器如图所⽰,该电路实现的逻辑函数F等于(多项选择)A.B.C.D. A+B()解:A ; C42. 逻辑状态表如下所⽰,指出能实现该功能的逻辑部件是A.⼆进制译码器 B.⼗进制编码器C.⼆进制编码器 D. 以上各项都不是()解:C43. 全加器逻辑符号如图所⽰,当A i=“1”,B i=“1”,C i-1=“0”时,C和S i分别为iC i = 0 01 11 0以上各项都不是()解:C44. 图⽰为采⽤共阴极数码管的译码显⽰电路,若显⽰码数是2,译码器输出端应为A.a=b=d=e=“1”g=c=f=“0”B.a=b=d=e=g=“0”c=f=“1”C.a=b=c=d=e=g=“1”c=f=“0”D.a=b=d=e=g=“1” c=f=“0” ()解:D45. 采⽤共阳极数码管的译码显⽰电路如图所⽰,若显⽰数码是0,译码器输出端应为a=b=c=d=e=f=g=“0”a=b=c=d=e=f=“0”g=“1”a=b=c=d=e=f=“1”g=“0”D. 以上各项都不是()解:B46. 逻辑电路如图所⽰,其逻辑功能相当于⼀个A.“与”⾮门B.“异或”门C.“与或⾮”门D. 以上各项都不是()解:C47. ⼀个16选1的数据选择器(⼗六路数据选择器),其地址输⼊(选择控制输⼊)端有 A.1个 B.2个C.4个 D.8个()解:C48. 在下列逻辑电路中,不是组合逻辑电路的有A.译码器 B.编码器C.全加器 D.寄存器()解:D49. ⼋路数据分配器,其地址输⼊端(选择控制端)有A.1个 B.2个C.3个 D. 4个()解:C50. JK触发器的特征⽅程为:A .B .C .D . ()解:A51在以下单元电路中,具有“记忆”功能的单元电路是:A . 运算放⼤器B . 触发器C . TTL门电路D . 译码器()解:B52. 特征⽅程中含有约束条件的触发器是:A. 主从RS触发器B. 主从JK触发器C. JK边沿触发器D. D边沿触发器()解:A53. 对于JK触发器,输⼊J=0,K=1,CP脉冲作⽤后,触发器的状态应为A.1 B.0C.不定 D.以上各项都不是()解:B54. 下列触发器中,没有约束条件的是A.基本RS触发器 B.主从RS触发器G.钟控RS触发器 D.边沿D触发器()解:D55.下列电路为时序电路的是A. 译码器B. 编码器C. 全加器D. 计数器()解:D56. 下列电路中,不属于组合电路的是A. 数字⽐较器B. 寄存器C. 译码器D. 全加器()解:B57如图所⽰时序电路的逻辑功能是A.模8同步加法计数器 B.模8异步减法计数器C.模3异步加法计数器 D.模8双向(可逆)异步计数器()解:C58. 下列电路中不是时序电路的有A.计数器 B.触发器 C.寄存器 D.译码器()解:D59. ⼀位8421BCD码计数器⾄少需要触发器的数⽬A.3个 B.4个 C. 5个 D.10个()解:B60. 异步时序电路和同步时序电路⽐较,其差异在于A.没有触发器 B.没有统⼀的时钟脉冲控制C.没有稳定状态 D.输出只与内部状态有关()解:B。
数字电子技术基础总复习要点一、填空题第一章1、变化规律在时间上和数量上都是离散是信号称为数字信号。
2、变化规律在时间或数值上是连续的信号称为模拟信号。
3、不同数制间的转换。
4、反码、补码的运算。
5、8421码中每一位的权是固定不变的,它属于恒权代码。
6、格雷码的最大优点就在于它相邻两个代码之间只有一位发生变化。
第二章1、逻辑代数的基本运算有与、或、非三种。
2、只有决定事物结果的全部条件同时具备时,结果才发生。
这种因果关系称为逻辑与,或称逻辑相乘。
3、在决定事物结果的诸条件中只要有任何一个满足,结果就会发生。
这种因果关系称为逻辑或,也称逻辑相加。
4、只要条件具备了,结果便不会发生;而条件不具备时,结果一定发生。
这种因果关系称为逻辑非,也称逻辑求反。
5、逻辑代数的基本运算有重叠律、互补律、结合律、分配律、反演律、还原律等。
举例说明。
6、对偶表达式的书写。
7、逻辑该函数的表示方法有:真值表、逻辑函数式、逻辑图、波形图、卡诺图、硬件描述语言等。
8、在n变量逻辑函数中,若m为包含n个因子的乘积项,而且这n个变量均以原变量或反变量的形式在m中出现一次,则称m为该组变量的最小项。
9、n变量的最小项应有2n个。
10、最小项的重要性质有:①在输入变量的任何取值下必有一个最小项,而且仅有一个最小项的值为1;②全体最小项之和为1;③任意两个最小项的乘积为0;④具有相邻性的两个最小项之和可以合并成一项并消去一对因子。
11、若两个最小项只有一个因子不同,则称这两个最小项具有相邻性。
12、逻辑函数形式之间的变换。
(与或式—与非式—或非式--与或非式等)13、化简逻辑函数常用的方法有:公式化简法、卡诺图化简法、Q-M法等。
14、公式化简法经常使用的方法有:并项法、吸收法、消项法、消因子法、配项法等。
15、卡诺图化简法的步骤有:①将函数化为最小项之和的形式;②画出表示该逻辑函数的卡诺图;③找出可以合并的最小项;④选取化简后的乘积项。
数电期末知识点总结一、数字逻辑1. 数字系统数字系统是一种表示数值和计算的方式。
常见的数字系统有二进制、八进制、十进制和十六进制。
二进制是计算机内部用的数字系统,十六进制则是计算机系统常见的数字系统。
2. 基本逻辑门基本逻辑门包括与门、或门、非门、异或门、同或门等。
这些逻辑门可以用来构建各种数字逻辑系统。
3. 逻辑函数逻辑函数可以表示为逻辑表达式或者真值表。
逻辑函数的不同表示方式可以用来进行数字逻辑系统的设计和分析。
4. 布尔代数布尔代数是逻辑函数的数学理论基础。
在数字逻辑系统的设计和分析中,布尔代数是非常重要的基础知识。
5. 组合逻辑电路组合逻辑电路是由逻辑门直接连接而成的数字逻辑系统。
组合逻辑电路的设计和分析是数字逻辑课程的重点内容之一。
6. 时序逻辑电路时序逻辑电路是由组合逻辑电路和时钟信号组成的数字逻辑系统。
时序逻辑电路的设计和分析是数字逻辑课程的另一个重要内容。
二、数字电路1. 数字集成电路数字集成电路是由大量的逻辑门和触发器等数字元件组成的电路芯片。
数字集成电路是数字逻辑系统的基础。
2. 二极管逻辑电路二极管逻辑电路是由二极管直接连接而成的数字逻辑系统。
二极管逻辑电路在数字逻辑发展的早期有重要的应用。
3. TTLTTL是一种重要的数字电路技术标准。
TTL技术具有高速、稳定、可靠等特点,是数字集成电路的主要技术之一。
4. CMOSCMOS是另一种重要的数字电路技术标准。
CMOS技术具有低功耗、高密度等特点,是数字集成电路的主要技术之一。
5. FPGAFPGA是一种灵活可编程的数字逻辑芯片。
FPGA具有很高的可编程性和并行性,可以实现各种复杂的数字逻辑系统。
6. ASICASIC是一种专门定制的数字逻辑芯片。
ASIC可以根据特定的应用需求进行设计和制造,具有很高的性能和可靠性。
三、数字信号处理1. 采样采样是将连续信号转换为离散信号的过程。
在数字信号处理中,采样是非常重要的步骤。
2. 量化量化是将连续信号的幅度值转换为离散值的过程。