计算机组成原理试卷A卷答案
- 格式:doc
- 大小:144.50 KB
- 文档页数:8
华侨大学2012—2013学年第一学期期末考试
《计算机组成原理》考试试卷(A卷)
学院课程名称考试日期
姓名专业学号
一、选择题(本大题共15小题,每小题2分,共30分))
1、完整的计算机系统应包括_______。
A.CPU和主存B.外部设备和主机
C.主机和实用程序D.配套的硬件系统和软件系统
2、有些计算机将一部分软件永恒地存于只读存储器中,称之为_______。
A.硬件B.软件C.固件D.辅助存储器
3、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。
A.指令操作码的译码结果B.指令和数据的寻址方式
C.指令周期的不同阶段D.指令和数据所在的存储单元
4、浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和溢出判断等步骤。设浮点数的阶码和尾数都采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=27*29/32、Y=25*5/8,则浮点加法计算X+Y的最终结果是_____。
A.00111 1100010 B.00101 0001000
C.01000 0010001 D.发生溢出
5、下列关于RISC的叙述中,错误的是_______。
A.RISC普遍采用微程序控制器
B.RISC大多数指令在一个时钟周期内完成
C.RISC的内部通用寄存器数量相对CISC多
D.RISC的指令数、寻址方式和指令格式种类相对CISC少
6、在微机中,系统日期、硬盘参数与计算机配置信息等均存储在_______。
A.Cache B.ROM C.EPROM D.CMOS
2021年德州学院计算机应用技术专业《计算机组成原理》科目期末试
卷A(有答案)
一、选择题
1、某计算机使用4体交叉编址存储器,假定在存储器总线上出现的主存地址(十进制)序列为8005,8006,8007,8008,8001,8002,8003,8004,8000,则可能发生访存冲突的地址对是()。
A.8004和8008
B.8002和8007
C.8001和8008
D.8000和8004
2、某机器的主存储器共32KB,由16片16K×l位(内部采用128×128存储阵列)的DRAM芯片字和位同时扩展构成。若采用集中式刷新方式,且刷新周期为2ms,那么所有存储单元刷新一遍需要()个存储周期。
A.128
B.256
C.1024
D.16384
3、在C语言程序中,以下程序段最终的f值为()。
Float f=2.5+1e10;f=f-1e10;
A.2.5
B.250
C.0
D.3.5
4、下列关于定点数原码一位乘算法的描述正确的是()。
I.符号位不参加运算,根据数值位的乘法运算结果确定结果的符号位
II.在原码一位乘算法过程中,所有移位均是算术移位操作
Ⅲ.假设两个n位数进行原码一位乘,部分积至少需要使用n位奇存器
A.II,III C.只有III
B.只有Ⅲ D.全错
5、串行运算器结构简单,其运算规律是()。
A.由低位到高位先行进行进位运算
B.由低位到高位先行进行借位运算
C.由低位到高位逐位运算
D.由高位到低位逐位运算
6、某机器I/O设备采用异步串行传送方式传送字符信息,字符信息格式为1位起始位、8位数据位、1位校验位和1位停止位。若要求每秒传送640个字符,那么该设备的有效数据传输率应为()。
2022年云南大学软件工程专业《计算机组成原理》科目期末试卷A
(有答案)
一、选择题
1、容量为64块的Cache采用组相联映射方式,字块大小为128个字,每4块为一组。如果主存为4K块,且按字编址,那么主存地址和主存标记的位数分别为()。
A.16,6
B.17,6
C.18,8 D .19,8
2、某容量为256MB的存储器由若干4M×8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是()。
A.19
B.22
C.30
D.36
3、完整的计算机系统应该包括()。
A.运算器、存储器、控制器
B.外部设备和主机
C.主机和应用程序
D.主机、外部设备、配套的软件系统
4、下列部件中,CPU存取速度由慢到快的排列顺序正确的是()。
A.外存、主存、Cache、寄存器
B.外存、主存、寄存器、Cache
C.外存、Cache、寄存器、主存
D.主存、Cache、寄存器、外存
5、已知计算机A的时钟频率为800MHz,假定某程序在计算机A上运行需要12s。现在硬件设计人员想设计计算机B,希望该程序在B上的运行时间能缩短为8s,使用新技术
后可使B的时钟频率大幅度提高,但在B上运行该程序所需要的时钟周期数为在A上的1.5倍。那么,机器B的时钟频率至少应为()能运到所希望的要求。
A.800MHz
B.1.2 GHz
C.1.5GHz
D.1.8GHz
6、一次总线事务中,主设备只需给出一个首地址,从设备就能从首地址开始的若干连续单元读出或写入多个数据。这种总线事务方式称为()。
A.并行传输
B.串行传输
C.突发传输
D.同步传输
西南科技⼤学试题(计算机组成原理A)附答案
西南科技⼤学2007——2008学年第 1学期
《计算机组成原理》期末考试试卷(A卷)
学院:_______________班级:_____________姓名:_______________学号:____________
⼀、名词解释和简单题(5分*4=20分)。
1. 微程序控制
2.RISC
3. 指令周期
4. 冯诺依曼思想包含哪些要点?
⼆、已知x=0.1011,y=-0.0101,⽤变形补码计算x+y=?,x-y=?(10分)
三、PCI总线宽度32位,总线频率33MHz,求总线宽度?(10分)
四、⽤原码⼀位或两位乘法计算下题,要求写出具体步骤
x=0.1110 , y=0.1011 , 求 x·y (20分)。
五、存储器设计(20分)
16K×16位的SRAM芯⽚构成64K×32位的存储器。要求画出该存储器的组成逻辑框图。
六、拟定指令流程(20分)
根据参考模型机数据通路结构(或者⾃⼰设计模型机结构),⽤寄存器传送语句(如PC+1->PC)拟出指令SUB (R3),R2的流程。
参考:
参考答案及评分细则
《计算机组成原理》期末考试试卷(A卷)
学院:_______________班级:_____________姓名:_______________学号:____________
⼀、名词解释和简单题(5分*4=20分)。
1. 微程序控制
答:采⽤与存储程序类似的⽅法来解决微操作命令序列的形成(2分),将⼀条机器指令编写成⼀个微程序,每⼀个微程序包含若⼲条微指令,每⼀条指令包含⼀个或多个微操作命令(3分)。
………………………………装…………………………………订…………………………线……………………………
一. 填空题(每空2分,共40分)
1.一个较完善的指令系统应包含A. ______类指令,B. ______类指令,C. ______类指令,程序控制类
指令,I/O类指令,字符串类指令,系统控制类指令。
2.数的真值变成机器码可采用A. ______表示法,B. ______表示法,C.______表示法,移码表示法。
3.对存储器的要求是A. ______,B. ______,C. ______。为了解决这三方面的矛盾计算机采用多级存
储体系结构。
4.在计算机系统中,CPU对外围设备的管理处程序查询方式、程序中断方式外,还有A. ______方式,
B. ______方式,和
C. ______方式。
5.主存与cache的地址映射有A. ______、B. ______、组相连方式三种方式。其中组相连方式适度地
兼顾了前二者的优点,又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想。
6.CPU中至少有如下六类寄存器,除了A.______寄存器,B.______计数器,C.______寄存器外,还应
有通用寄存器,状态条件寄存器,数据缓冲寄存器。
7.设D为指令中的形式地址,I为基址寄存器,PC为程序计数器。若有效地址E = (PC) + D,则
为A.______寻址方式;若E = (I)+ D ,则为B.______ 寻址方式;若为相对间接寻址方式,则有效地址为C.______。
二. 选择题(每题2分,共20分)
厦门理工学院2005—2006学年第一学期期末考试
03级计算机专业《计算机组成原理》试卷A参考答案学号姓名成绩
一、填空题(每个空格1分,40分)
1、计算机系统由_硬件_系统和_软件_系统构成,主机由_运算器_与_控制器_、存
储器、输入输出接口和系统总线构成。
2、计算机系统中的主存储器是用来存放_程序和数据_。计算机系统中的存储器可分为_主存_和_外存_,必须将指令放在_主存_。
3、1MB等于1024KB,或者等于220字节。
4、将11010.10010112转换成八进制数的结果是32.454 ,转换成十六进制的结果是1a.96H 。
5、二进制数-1011的原码是11011 ,反码是10100 ,补码是10101 。
6、浮点数加法运算的过程分为零检查、对阶、尾数相加、规格化和舍入处理和溢出检查。
7、按存储器的读写功能分,可以把存储器分为ROM 和RAM 两种类型。
8、一片容量为32k×8的SRAM存储器芯片,地址线有15条,数据线有8条,地址范围从000016到7fffH 。
9、存储器的传输速率是_每个存储周期传输的字节数_。如果t M表示存储周期,W表示存储器字长,则传输率定义为_W/t M__。
10、层次化的存储器系统一般分为三级:cache 、主存、辅存。
11、层次化存储器结构的设计是依据程序局部性原理。
12、虚拟存储器主要用于解决计算机中主存储器的容量问题。
13、cache 是一种_高速存储器,是为了解决CPU和主存之间_速度不匹配而采用的一项重要技术。它与主存的替换算法有LRU_、_LFU_、_FIFO_。
2022年云南大学计算机科学与技术专业《计算机组成原理》科目期末
试卷A(有答案)
一、选择题
1、有效容量为128KB的Cache,每块16B,8路组相联。字节地址为1234567H的单元调入该Cache,其tag应为()。
A.1234H
B.2468H
C.048DH
D.12345H
2、某C语言程序段如下:
for(i=0;i<9;i++){
temp=1;
for(j=0;j<=i;j++)
temp+=a[J];
sum+=temp;
}
下列关于数组a的访问局部性的描述中,正确的是()。
A.时间局部性和空间局部性皆有
B.无时间局部性,有空间局部性
C.有时间局部性,无空间局部性
D.时间局部性和空间局部性皆无
3、有如下C语言程序段:()
short si=-32767;unsigned short usi=si;执行上述两条语句后,usi的值为
A.-32767
B.32767
C.32768
D.32769
4、为了表示无符号十进制整数,下列哪些是合法的8421BCD码?()
I.01111001 Ⅱ.11010110 Ⅲ.00001100 Ⅳ.1000010l
A.I、IⅡ
B.Ⅱ、Ⅲ
C.I、Ⅳ
D.I、Ⅱ、Ⅲ
5、下列说法正确的是()。
A.当机器采用补码表示时,0有两种编码方式
B.当机器采用原码表示时,0有两种编码方式
C.当机器采用反码表示时,0有一种编码方式
D.无论机器数采用何种码表示,0都有两种编码方式
6、总线宽度与下列()有关。
A.控制线根数
B.数据线根数
C.地址线根数
D.以上都不对
7、控制总线主要用来传送()。
2022年深圳大学计算机科学与技术专业《计算机组成原理》科目期末
试卷A(有答案)
一、选择题
1、设存储器容量为32字,字长为64位。模块数m=4,采用低位交叉方式。存储周期
T=200ns,数据总线宽度为64位,总线传输周期r=50ns。该交叉存储器的带宽是()。
A.32×107bit/s
B.8×107bit/s
C.73×107bit/s
D.18×107bit/s
2、某机器的主存储器共32KB,由16片16K×l位(内部采用128×128存储阵列)的DRAM芯片字和位同时扩展构成。若采用集中式刷新方式,且刷新周期为2ms,那么所
有存储单元刷新一遍需要()个存储周期。
A.128
B.256
C.1024
D.16384
3、假设机器字长为16位,用定点补码小数表示时,一个字所能表示的范围是()。
A.0~(1-2-15)
B.-(1-2-15)~(1-2-15)
C.-1~1
D.-1~(1-2-15)
4、float型数据通常用IEEE754标准中的单精度浮点数格式表示。如果编译器将float型
变量x分配在一个32位浮点寄存器FR1中,且x=-8.25,则FR1的内容是()。
A.C1040000H
B.C2420000H
C. C1840000H
D.CIC20000H
5、在浮点机中,判断原码规格化的形式的原则是()。
A.尾数的符号位与第一数位不同
B.尾数的第一数位为1,数符任意
C.尾数的符号位与第一位相同
D.阶符与数符不同
6、下列关于总线设计的叙述中,错误的是()。
A.并行总线传输比串行总线传输速度快
B.采用信号线复用技术可减少信号线数量
一、填空题(每空1分,共25分)
1.计算机硬件系统由输入设备、输出设备、运算器、和存储器五大部件组成。
2.在总线判优控制中,常见的集中控制优先权仲裁方式有三种,分别为、和独立请求方式。
3.动态随机存储器DRAM芯片是将电信号存储于中,因此需要进行。
4. 主机和I/O进行信息通信的控制方式有:方式方式和DMA方式。
5.CPU响应中断及中断服务程序中需要保护现场,保护现场主要是指对和的保护。
6.DMA用于高速数据块的传送,直接在主存和之间进行数据传送。DMA的数据块传送可分为预处理、数据传送和三个阶段。
7.若机器字长为8位,采用补码形式,若数据为A7H,则对应的十进制整的数值为。
8. 一个浮点数,其尾数右移2位,欲使其值不变,阶码必须;尾数左移1位,欲使其值不变,阶码必须。
9. 一条机器指令是由操作码和两部分组成。
10.如果指令的地址字段直接指出操作数的内存地址,则该寻址方式称为寻址。
11.指令寻址是一种较简单的寻址方式中,它可分为顺序寻址和两种。
12.设相对寻址的转移指令占2个字节,第一字节为操作码,第二字节是位移量(用补码表示),每当CPU从存储器取出一个字节时,即自动完成(pc)+ 1→ pc。设当前指令地址为3008H,要求转移到300FH,则该转移指令第二字节的内容应为。
13.CPU从存储器取出一条指令并执行这条指令的时间和称为。
14.微指令的编码方式分为、和字段间接编码方式三种。
15.控制器由于设计与实现的方法的不同,可分为控制器、控制器。
16.间接寻址的指令周期包括取址周期、周期和周期三个阶段。
题号一二三四合计
分数
阅卷人
一、单选题(每题2分.共30分)
1 冯.诺依曼计算机结构的核心思想是:_____ 。
A 二进制运算
B 有存储信息的功能 C运算速度快 D 存储程序控制
2 计算机硬件能够直接执行的只有_____ 。
A 机器语言
B 汇编语言
C 机器语言和汇编语言
D 各种高级语言
3 零的原码可以用哪个代码来表示:_____ 。
A 11111111
B 10000000
C 01111111
D 1100000
4 某数在计算机中用8421码表示为 0111 1000 1001 .其真值为_____。
A 789
B 789H
C 1929
D 11110001001B 5目前在小型和微型计算机里最普遍采用的字符编码是_____。
A BCD码
B 十六进制代码
C AS CⅠⅠ码
D 海明码
6 当-1<x<0时.【x】原=:______。
A 1-x
B x
C 2+x
D (2-2-n) -︱x ︳
7 执行一条一地址的加法指令需要访问主存______次。
A 1
B 2
C 3
D 4
8 在寄存器间接寻址中.操作数应在______中。
A 寄存器
B 堆栈栈顶
C 累加器
D 主存单元
9 在串行进位的并行加法器中.影响加法器运算速度的关键因素是:______。
A 门电路的级延迟
B 元器件速度 C进位传递延迟 D 各位加法器速度的不同
10 运算器虽由许多部件组成.但核心部件是______。
A 算术逻辑运算单元
B 多路开关
C 数据总线 D累加寄存器
11在浮点数编码表示中______在机器中不出现.是隐含的。
A. 阶码
B.符号 C 尾数 D 基数
最新版计算机组成原理试题及答案a
《计算机组成原理》期末试卷A
⼀、填空题:
1、原码⼀位乘法中,符号位与数值位()。
2、设X= —0.1011,则[X]补为()。
3、在存储系统的Cache与主存层次结构中,常会发⽣数据替换问题,此时我们较常使⽤的替换算法有()和()等。
4、在多级存储体系中,Cache存储器的主要功能是()。
5、在下列常⽤术语后⾯,写出相应的中⽂名称:PC( ), RISC( ), DMA( ), DRAM( )、EPROM()。
6、为了实现CPU对主存储器的读写访问,它们之间的连线按功能划分应当包括()、()、()。
7、从计算机系统结构的发展和演变看,近代计算机是以()为中⼼的系统结构。
9、⼀条指令实际上包括两种信息即()和()。
10、在主存和CPU之间增加cache存储器的⽬的是()。
⼆、单项选择题:
1、在下列机器数中,零的表⽰形式是唯⼀的。
A、原码
B、补码
C、反码
D、原码和反码
2、下列数中最⼤的数是。
A、(10011001)2
B、(227)8
C、(98)16
D、(152)10
3、有关Cache的说法正确的是()。
A、只能在CPU以外
B、CPU内外都可以设置Cache
C、只能在CPU以内
D、若存在Cache,CPU就不能再访问主存
4、在浮点数编码表⽰中,()在机器数中不出现,是隐含的。
A、基数
B、尾数
C、符号
D、阶码
B、从主存取出⼀条指令
C、完成指令操作码译码
D、从主存取出指令,完成指令操作码译码,并产⽣有关的操作控制信号,以解释执⾏该指令。
6、计算机系统的层次结构从内到外依次为()。
《计算机组成原理与汇编语言》课程试题A卷
一、填空题(每空格1 分共 28 分)
1.8位二进制补码所能表示的十进制整数范围是()至(),前者的二进制补码表示为(),后者的二进制补码表示为()。
2.每条指令由两部分组成,即()部分和()部分。3.微程序顺序控制常用的两种方式是()方式和()方式。
4.8086CPU从结构上可以分为()单元和()单元。5.半导体动态RAM靠()原理存贮信息,而半导体静态RAM
靠()原理存贮息。
6.已知字符A的ASCII码为(),则字符B的ASCII码为(),字符D的ASCII码为()。
7.8086CPU具有()根地址线,直接寻址能力可达()。8.运算器的主要功能是进行()。
9.通常I/O控制方式可分为5种,即()方式、()方式、和()方式、()方式、()方式。10.一个源程序中可以包含代码段、()段及()段。其中代码段是源程序中必不可少的,其它两个段可有可无。
11.标号和变量所具有的三种属性分别为()、()和()属性。
二、判断题(每小题3分共24)
12.()在数字计算机中所以采用二进制是因为二进制的运算最简单。13.()计算机表示的数发生溢出的根本原因是计算机的字长有限。14.()表示定点数时,若要求数值0在计算机中唯一地表示为全0,
应采用补码。
15.()CRC校验码的生成和检验大多采用软件实现。16.()外(辅)存比主存的存储容量大、存取速度快。17.()动态RAM和静态RAM都是易失性半导体存储器。18.()Cache的功能全部由硬件实现。
19.()LCD显示器没有背景光源也能工作。
《计算机组成原理》试卷A
1.(单选题)完整的计算机系统应包括______。(本题3.0分)
A. 运算器、存储器和控制器
B. 外部设备和主机
C. 主机和实用程序
D. 配套的硬件设备和软件系统
答案:D.
2.(单选题)冯·诺依曼机工作方式的基本特点是______。(本题
3.0分)
A. 多指令流单数据流
B. 按地址访问并顺序执行指令
C. 堆栈操作
D. 存储器按内部选择地址
答案:B.
3.(单选题)在下列数中最小的数为______。(本题3.0分)
A. (101001)2
B. (52)8
C. (101001)BCD
D. (233)16
答案:C.
4.(单选题)在机器中,______的零的表示形式是唯一的。(本题3.0分)
A. 原码
B. 补码
C. 反码
D. 原码和反码
答案:B.
5.(单选题)一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。(本题3.0分)
A. –127
B. –32
C. –125
D. –3
答案:B.
6.(单选题)若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。(本题3.0分)
A. 原
B. 补
C. 反
D. 移
7.(单选题)某机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则可表示的最大正小数为____,最小负小数为_____。(本题3.0分)
A. +(231–1)
B. –(1–2-32)
C. +(1–2-31)≈+1
D. –(1–2-31)≈–1
答案:D.
8.(单选题)在定点二进制运算器中,减法运算一般通过______来实现。(本题
2021年杭州电子科技大学软件工程专业《计算机组成原理》科目期末
试卷A(有答案)
一、选择题
1、地址线A15~A0(低),若选取用16K×1位存储芯片构成64KB存储器,则应由地址码()译码产生片选信号。
A.A15,A14
B.A0,Al
C.A14,A13
D.A1,A2
2、容量为64块的Cache采用组相联映射方式,字块大小为128个字,每4块为一组。如果主存为4K块,且按字编址,那么主存地址和主存标记的位数分别为()。
A.16,6
B.17,6
C.18,8 D .19,8
3、假设机器字长为8位(含两位符号位),若机器数DA日为补码,则算术左移一位和算术右移一位分别得()。
A.B4H EDH
B.F4H 6DH
C.B5H EDH
D.B4H 6DH
4、在补码一位乘中,若判断位Y n Y n+1=01,则应执行的操作为()。
A.原部分积加[-x]补,然后右移一位
B.原部分积加[x]补,然后右移一位
C.原部分积加[-x] 补,然后左移一位
D.原部分积加[x]补,然后左移一位
5、下列关于浮点数加减法运算的叙述中,正确的是()。
I.对阶操作不会引起阶码上溢或下溢
Ⅱ.右归和尾数舍入都可能引起阶码上溢
Ⅲ.左归时可能引起阶码下溢
IV.尾数溢出时结果不一定溢出
A.仅Ⅱ、Ⅲ
B. 仅I、Ⅱ、Ⅲ
C.仅I、Ⅲ、IⅣ
D. I、Ⅱ、Ⅲ、Ⅳ
6、在链式查询方式下,若有N个设备,则()。
A.只需一条总线请求线
B.需要N条总线请求线
C.视情况而定,可能一条,也可能N条
D.以上说法都不对
7、某同步总线的时钟频率为100MHz,宽度为32位,地址/数据线复用,每传输一个地址或数据占用一个时钟周期。若该总线支持突发(猝发)传输方式,则一次“主存写”总线事务传输128位数据所需要的时间至少是()。
2021年安徽大学软件工程专业《计算机组成原理》科目期末试卷A
(有答案)
一、选择题
1、下面关于计算机Cache的论述中,正确的是()。
A.Cache是一种介于主存和辅存之间的存储器,用于主存和辅存之间的缓冲存储
B.如果访问Cache不命中,则用从内存中取到的字节代替Cache中最近访问过的字节
C.Cache的命中率必须很高,一般要达到90%以上
D.Cache中的信息必须与主存中的信息时刻保持一致
2、某存储器容量为64KB,按字节编址,地址4000H~5FFFH为ROM区,其余为RAM 区。若采用8K×4位的SRAM芯片进行设计,则需要该芯片的数量是()。
A.7
B.8
C.14
D.16
3、4位机器内的数值代码,则它所表示的十进制真值可能为()。
I.16 Ⅱ.-1 Ⅲ.-8 V.8
A. I、V、Ⅲ
B.IⅡ、IⅣ
C.Ⅱ、Ⅲ、IV
D.只有V
4、有如下C语言程序段:()
short si=-32767;unsigned short usi=si;执行上述两条语句后,usi的值为
A.-32767
B.32767
C.32768
D.32769
5、常用的(n,k)海明码中,冗余位的位数为()。
A.n+k
B.n-k
C.n
D.k
6、下列关于总线仲裁方式的说法中,正确的有()。
I.独立请求方式响应时间最快,是以增加处理器开销和增加控制线数为代价的
II.计数器定时查询方式下,有,根总线请求(BR)线和一根设备地址线,若每次计数都从0开始,则设备号小的优先级高
III.链式查询方式对电路故障最敏感
IV.分布式仲裁控制逻辑分散在总线各部件中,不需要中央仲裁器
第 1 页 共 9 页 考试科目名称 计算机组织与系统结构 (A 卷)
一、选择题(每小题2分,共36分)
1. -1022的32位补码用十六进制表示为( D )。
A. 0000 03FEH
B. 0000 FC02H
C. FFFF 03FEH
D. FFFF FC02H
2. 假定变量f 的数据类型为float ,f=-4.093e3,则变量f 的机器数表示为( B )。
A. 457F D000H
B. C57F D000H
C. C5FF D000H
D. C67F E800H
3. 某8位计算机中,假定带符号整数变量x 和y 的机器数用补码表示,[x]补=F5H ,[y]补=7EH ,则x –y 的值及其相应的溢出标志OF 分别是( D )。
A. 115、0
B. 119、0
C. 115、1
D. 119、1
4. 考虑以下C 语言代码:
short si= –8196;
int i=si;
执行上述程序段后,i 的机器数表示为( D )。
A. 0000 9FFCH
B. 0000 DFFCH
C. FFFF 9FFCH
D. FFFF DFFCH
5. 以下几种存储结构中,采用相联存取方式访问信息的是( C )。
A.堆栈
B.直接映射cache
C. 分支历史记录表
D. 主存页表
6. 假定用若干个16K×8位的存储器芯片组成一个64K×8位的存储器,按字节编址,芯片内各单元交叉编址,则地址BFFFH 所在的芯片的最小地址为( D )。
A. 0000H
B. 0001H
C. 0002H
D. 0003H
7. 假定主存地址位数为32位,按字节编址,主存和cache 之间采用全相联映射方式,主存块大小为一个字,每字32位,采用回写(Write Back )方式和随机替换策略,则能存放32K 字数据的cache 的总容量至少应有多少位?( D )