数字逻辑试卷
- 格式:doc
- 大小:2.38 MB
- 文档页数:19
东莞理工学院(本科)试卷(A 卷)
2008 --2009 学年第一学期
《数字逻辑》试卷
开课单位: 计算机学院 ,考试形式:闭卷,允许带 入场
题序 一 二 三 四 五 六 七 八 总 分 得分 评卷人
一、 填空题(共40分,每题2
分) 1、十进制数126.625的二进制编码 ,十六进制编码 。 2、十进制数15的BCD 码 ,余3码 。 3、已知[N]补= 10100000,则其[N]原= 。
4、逻辑函数F=A ⊕B 和G=A ⊙B 满足关系 。(填选项代号)
A 、G F =
B 、G F ='
C 、G F ='
D 、1G F ⊕=
5、某存储器地址线为A 0-A 11,数据线为D 0-D 7,该存储器容量为 字节。
6、消除函数
的竞争冒险,应增加冗余项 。
7、实验时,TTL 芯片发烫,不可能的原因是 。
A 、插反芯片
B 、电源使用12V
C 、电源与地短路
D 、电源使用4V 8
、
常
用
两
种
集
成
同
步
时
序
电
路
器
件 、 。
9、脉冲异步时序电路中,触发器状态的变化 (是、不是)同时发生的。 10、某同步时序电路,状态转移图如图所示,其功能
得分
是。
11、555定时器的功能有、、。
12、超前进位加法器与串行进位加法器相比,速度。
13、8位ADC输入满量程为10V,当输入5V电压值,数字输出量为。
14、芯片74LS32如下图所示,内含个输入端的门。
15、若要某共阴极数码管显示数字“5”,则显示代码abcdefg为。(0000000~1111111)
16、与TTL门电路相比,CMOS门电路功耗(大、小),速度(快、慢)。
17、电可擦可编程存储器是。 A.ROM B.PROM C.EPROM D.EEPROM
18、在下列电路中不是组合逻辑电路的是。
A、译码器
B、编码器
C、全加器
D、寄存器
19、触发器按结构可分为基本触发器、触发器、触
发器、触发器等。
20、与普通门电路不同,OC门在工作时需要外接和。
二、逻辑函数简化(共14分)得分
1、用代数法化简逻辑函数。
(4分)
(4分)
2、用卡诺图法简化逻辑函数。(要求画出卡诺图)(6分)
三、逻辑电路图分析(共20分)得分
1、写出F 的表达式,不需简化。(4分)
F=
2、写出F 表达式,不需简化。(4分)
3、写出C 表达式,不需简化。(4分)
F= C=
3、已知74LS161下面电路的功能如表中所示:(4分)
……………………
芯片74LS161的CO端是进位输出端,74LS161是
进制计数器,此电路
是进制计数器。
4、已知边沿JK触发器各输入端的电压波形如下,设触发器的初态为0,试画出
输出Q端对应的电压波形。(4分)
四、逻辑电路设计(共26分,每题13
1、某系二年级有四个班,该系有大、中、小三个会议室。如果全年级开会,大
得分
会议室开门,如果有两个或三个班开会,中会议室开门,如果只有一个班开会小会议室开门,没有会议三个会议室关闭。试设计产生三个会议室开门控制信号的电路,要求列出真值表,简化逻辑函数,画出电路图(提供反变量)。
2、用JK触发器设计一个“001”序列检测器,要求作出状态转换图,进行状态简化,作出最小化状态表,进行状态分配,写出输出函数表达式。
分配相邻代码的规则:(1)次态相同的现态(优先)。(2)同一现态的次态。
(3)相同输出的现态。(4)次态次数最多的分配逻辑0。
东莞理工学院(本科)试卷(A卷)参考答案
2008 --2009 学年第一学期
《数字逻辑》试卷参考答案
开课单位:计算机学院,考试形式:闭卷,允许带入场
一、填空题(每题2分,共40分)
1、1111110.101,7E.5
2、00010101,01001000
3、11100000
4、A
5、212
6、AC
7、D 8、寄存器计数器
9、不是10、具有自启动功能的五进制加法计数器
11、史密特触发器单稳态触发器多谐振荡器12、更快
13、10000000 14、4 2 或
15、1011011 16、小,慢
17、D 18、D
19、钟控、主从、边沿20、上拉电阻电源
二、逻辑函数简化(共14分)
1、
2、
三、逻辑电路图分析(共20分)
1、
2、
3、1611
4、
四、逻辑电路设计(共26分)
1、设四个班级分别为A、B、C、D,大、中、小会议室开门控制信号分别为:X,Y,Z
X=ABCD
Y=AB+AC+AD+BC+BD+CD
电路图不唯一,答案略去。
2、X为输入,Z为输出。,
由于状态分配不唯一,下面步骤的解答也非唯一,故省略答案。
东莞理工学院本科试卷(A卷)
2011 --2012 学年第2 学期
《数字电子技术》试卷及评分标准
开课单位:电子工程学院考试形式:闭卷
题序一二三四五六七八总分得分
评卷
人
一、填空题(共20分每题2分)
1. (213.8125)
10=(11010101.1101)
2
2. Y=A’+BC 的对偶式为 Y D=A’(B+C)
3.F=ABC’+AB’C+A’B+B+BC 的最简与或式是 F=AC+B
4. 在进行D/A转换时,必须将取样电压表示为最小数量单位的整数倍,这个转换过程称为量化,这个最小数量单位就是数字信号最低有效位的1所代表的数量大小。
5.下图用74160整体(异步)置零
接成的计数器是49进制计数器.
6.格雷码最基本的特性是任何相
邻的两组代码中,仅有一位数码不
同。
7.电平触发的触发器在触发脉
冲作用期间,输入信号发生多次
变化时,触发器输出状态会相应地发生多次变化。
8. CP下降沿时刻翻转的主从触发器,在CP=0期间,主触发器保持 CP 下降沿之前状态不变,而从触发器接受主触发器状态。
9.优先编码器允许同时输入两个以上的编码信号,但只对其中优先权最高的一个进行编码。
10. L(A,B,C,D)=∑m(1,4,5,6,7,9)+∑d(10,11,12,13,14,15)最简与或式为L=B+C’D
二、判断题(共10分每题2分)
1.不可重复触发单稳态触发器一旦被触发进入暂稳态以后,再加入触发脉冲也不会影响电路的工作过程,输出的暂稳态时间不变,必须在暂稳态结束以后,它才可能接受下一个触发脉冲而转入暂稳态。
2.CMOS电路的OD门、CMOS电路的三态输出门、具有互补结构的CMOS门,均能将