cmos模拟集成电路设计_实验报告
- 格式:docx
- 大小:4.25 MB
- 文档页数:29
模拟cmos集成电路设计实验实验要求:设计一个单级放大器和一个两级运算放大器。
单级放大器设计在课堂检查,两级运算放大器设计需要于学期结束前,提交一份实验报告。
实验报告包括以下几部分内容:1、电路结构分析及公式推导(例如如何根据指标确定端口电压及宽长比)2、电路设计步骤3、仿真测试图(需包含瞬态、直流和交流仿真图)4、给出每个MOS管的宽长比(做成表格形式,并在旁边附上电路图,与电路图一一对应)5、实验心得和小结单级放大器设计指标两级放大器设计指标实验操作步骤:a.安装Xmanagerb.打开Xmanager中的Xstartc.在Xstart中输入服务器地址、账号和密码Host:202.38.81.119Protocol: SSHUsername/password: 学号(大写)/ 学号@567& (大写)Command : Linux type 2然后点击run运行。
会弹出xterm窗口。
修改密码输入passwd,先输入当前密码,然后再输入两遍新密码。
注意密码不会显示出来。
d.设置服务器节点用浏览器登陆http://202.38.81.119/ganglia/,查看机器负载情况,尽量选择负载轻的机器登陆,(注:mgt和rack01不要选取)选择节点,在xterm中输入 ssh –X c01n?? (X为大写,??为节点名)如选择13号节点,则输入ssh –X c01n13e.文件夹管理通常在主目录中,不同工艺库建立相应的文件夹,便于管理。
本实验采用SMIC40nm工艺,所以在主目录新建SMIC40文件夹。
在xterm中,输入mkdir SMIC40然后进入新建的SMIC40文件夹,在xterm中,输入cd SMIC40.f.关联SMIC40nm 工艺库在xterm窗口中,输入gedit&,(gedit为文档编辑命令)将以下内容拷贝到新文档中。
SOFTINCLUDE /soft1/cadence/IC5141/share/cdssetup/dfII/cds.lib SOFTINCLUDE /soft1/cadence/IC5141/share/cdssetup/hdl/cds.lib SOFTINCLUDE /soft1/cadence/IC5141/share/cdssetup/pic/cds.lib SOFTINCLUDE /soft1/cadence/IC5141/share/cdssetup/sg/cds.libDEFINE smic40llrf /soft2/eda/tech/smic040/pdk/SPDK40LLRF_1125_2TM_CDS_V1.4/smic40llrf_1 125_2tm_cds_1P8M_2012_10_30_v1.4/smic40llrf保存为cds.lib 。
CMOS模拟集成电路设计导论实验报告PB05203094 2系赵占祥一.实验题目请设计一个运放,参数要求为:增益:60-80dB0dB带宽:200Mhz相位裕度:60负载:1p功耗:15mw二.实验目的学习使用Cadence电路设计工具Virtuoso,从电路图的绘制及仿真,到版图绘制及仿真、验证。
三.实验步骤1.原理我先设计了一个标准两级运放,电路图为该运放包括三部分:a)差分输入增益级包括差分输入对管NM0,NM1和有源电流镜负载PM1,PM4。
差分结构对环境噪声有很强的抗干扰能力,另外增大了可得到的的最大输出电压摆幅。
还有其他一些优势。
使用电流镜做有缘负载有三个好处:1)在相对的、比较小的面积中,有缘负载可以得到比较大的输出阻抗。
2)电流镜将差分输入信号转换为单端输出信号。
3)有助于共模抑制比CMRR的提高。
b)源跟随器为PM3和NM4。
从NM0漏极输出的信号输入到这一级,并通过PM3放大,NM4是PM3的有源器件负载。
源跟随器有较大的输入阻抗,可以显著提高第一级放大的增益,减小信号电平损失,起到电压缓冲器的作用。
c)偏置电路包括PM2,PM0,NM2,NM3。
几个管子构成了几何比例电流源,通过其宽长比来得到合适的电流值。
NM3漏极电流为差分对提供电流源。
电容C0是为了保证电路有足够的相位裕度,保证闭环负反馈系统的稳定而采用的密勒补偿结构。
2.仿真过程1)设计并绘制电路图和测试电路图在Virtuoso Schematic Editing中绘制电路图如下(先未加电容):测试电路如下,进行直流和交流仿真,交流仿真参数设置,从1Hz到500MHz:仿真结果,带宽为322MHz,增益60.92dB,但相位裕度是负的为提高相位裕度,需要使单位增益点向原点靠近,使用密勒电容达到此目的,如下图。
电容初值606fF仿真结果如下图,带宽只有45M,相位裕度0度再改变电容值,减小密勒电容,以增大带宽带宽变为159MHz,相位裕度33度,如下图。
模拟CMOS集成电路设计研究生课程实验报告一、概述在现代集成电路设计领域,模拟CMOS集成电路设计一直是一个备受关注的课题。
本实验旨在通过对模拟CMOS集成电路设计相关内容的学习和实践,加深对该领域的理解,并提升设计实践能力。
本文将介绍实验内容、实验过程和实验结果,并结合个人观点对模拟CMOS集成电路设计进行探讨。
二、实验内容1. 实验名称:基于CMOS工艺的运算放大器设计与仿真2. 实验目的:通过对基本运算放大器的设计与仿真,理解模拟CMOS 集成电路设计的基本原理和方法。
3. 实验要求:设计一个基于CMOS工艺的运算放大器电路,并进行仿真验证。
4. 实验器材与软件:PSPICE仿真软件、计算机、基本电路元件。
三、实验过程1. 设计基本运算放大器电路a. 根据理论知识,选择合适的CMOS工艺器件,并进行电路拓扑设计。
b. 计算电路的主要参数,如增益、带宽、输入输出阻抗等。
c. 优化设计,满足实际应用需求。
2. 运算放大器电路仿真a. 在PSPICE软件中建立电路模型。
b. 分析仿真结果,验证设计参数是否符合预期。
c. 优化设计,使得电路性能达到最佳状态。
四、实验结果经过反复设计与仿真,最终得到了一个基于CMOS工艺的运算放大器电路。
在PSPICE软件中进行仿真测试,结果表明设计的运算放大器电路性能良好,能够满足设计要求。
在输入端加入正弦波信号,输出端得到经过放大和处理的信号,验证了电路的正常工作。
五、总结与回顾通过本次实验,我深刻理解了模拟CMOS集成电路设计的基本原理和方法。
从初步设计到最终仿真,我逐步掌握了电路设计与优化的过程,并将理论知识应用到实践中。
在今后的学习和工作中,我将继续深入研究模拟CMOS集成电路设计,不断提升自己的技能。
六、个人观点与理解模拟CMOS集成电路设计是一个复杂而又具有挑战性的领域。
在实验过程中,我深刻意识到了理论知识与实际应用的紧密通联,只有不断实践与探索,才能够更好地理解与掌握。
模拟cmos集成电路课程实验报告反相器原理图设计专业班级姓名指导老师报告时间一.实验目的1 学会创建模型库和单元视图2 了解schematic 设计环境3 学会如何画反相器原理图二.实验内容和步骤1 调用 candence 软件运行虚拟机直接点击三角形运行的图标然后输入icfb命令调用 candence软件,此时会弹出CIW窗口2 创建工作路径库与单元视图进入candence后点击CIW窗口的 file—new—library,此时弹出对话窗口如图Name栏输入库文件名mylib(可以自定义),右侧 Technology File栏选择第二个。
点击OK弹出窗口如3-3,这时让你选择工艺库的我们选择 sto2 这个工艺库点击OK弹出窗口中在library中可以看到我们自己建的模型库 mylib3 画原理图⑴画原理图之前先了解以下几个快捷键i----插入元器件w----连线p----插入输入输出引脚q----查看器件属性f----调节合适的窗口c----复制u----撤销m----移动器件del----删除⑵添加元件n管p管的添加在Schematic Editing窗口中按下快捷键 i 点击Browse弹出Library Browse 窗口然后按图击个个选项然后点击Close,此时又弹出对 p管属性设置的窗口如图,这里 Total Width 设为1.4uM其它不变。
点击Hide此时鼠标箭头上就有了p管的symbol, n管的插入和p管类似,只需把n管的Length改为550Nm⑶添加vdd和gnd按下i点击Browse 弹出Library Browse窗口然后按图点击个个选项然后点击Close,在弹出的窗口点击Hide此时鼠标箭头上就有了 vdd的 symbol, gnd 的插入和 vdd类似。
⑷添加输入输出引脚按下p弹出窗口,在Pin Names 栏填 in,Direction栏选择input点击Hide 此时鼠标箭头上就有了输入的symbol,输出的添加和此类似只需把Direction 栏选择output,到此所有元件添加完成。
北京邮电大学电子工程学院模拟CMOS集成电路课程实验报告实验一共源级放大器性能分析 (3)一、实验目的 (3)二、实验要求 (3)三、实验结果 (3)四、实验结果分析 (4)实验二差分放大器设计 (4)一、实验目的 (4)二、实验要求 (4)三、实验原理 (5)四、实验结果 (5)五、思考题 (7)六、选做实验 (7)实验三电流源负载差分放大器设计 (8)一、实验目的 (8)二、实验要求 (8)三、实验原理 (8)四,实验结果 (9)五、实验分析 (11)实验四多级放大器 (11)一、实验目的 (11)二、实验要求 (11)三、实验内容 (11)四、实验结果 (12)五、思考题 (13)六、实验分析 (13)实验五两级运算放大器设计 (14)一、实验目的 (14)二、实验要求 (14)三、实验内容 (14)四、实验原理 (18)五、实验结果 (19)六、思考题 (21)七、实验分析 (21)实验总结及问题解决 (22)实验中的问题 (22)实验心得体会 (22)实验一:共源级放大器性能分析一、实验目的1、掌握synopsys软件启动和电路原理图(schematic)设计输入方法;2、掌握使用synopsys电路仿真软件custom designer对原理图进行电路特性仿真;3、输入共源级放大器电路并对其进行DC、AC分析,绘制曲线;4、深入理解共源级放大器的工作原理以及mos管参数的改变对放大器性能的影响二、实验要求1、启动synopsys,建立库及Cellview文件。
2、输入共源级放大器电路图。
3、设置仿真环境。
4、仿真并查看仿真结果,绘制曲线。
三、实验结果1、电路图2、幅频特性曲线四、实验结果分析器件参数:NMOS管的宽长比为10,栅源之间所接电容1pF,Rd=10K。
实验结果:输入交流电源电压为1V,所得增益为12dB。
由仿真结果有:gm=496u,R=10k,所以增益Av=496*10/1000=4.96=13.91 dB可见,实际增益大于理论增益。
电子科大集成电路原理实验报告-CMOS模拟集成电路设计与仿真标准实验报告电子科技大学微电子与固体电子学院集成电路原理与设计CMOS模拟集成电路设计与仿真电子科技大学实验报告实验地点:211楼606 实验时间:2014.6.7一、实验室名称:微电子技术实验室二、实验项目名称:CMOS模拟集成电路设计与仿真三、实验学时:4四、实验原理参照实验指导书。
五、实验目的本实验是基于微电子技术应用背景和《集成电路原理与设计》课程设置及其特点而设置,为IC设计性实验。
其目的在于:根据实验任务要求,综合运用课程所学知识自主完成相应的模拟集成电路设计,掌握基本的IC设计技巧。
学习并掌握国际流行的EDA仿真软件Cadence的使用方法,并进行电路的模拟仿真。
六、实验内容1、UNIX操作系统常用命令的使用,Cadence EDA仿真环境的调用。
2、设计一个运算放大器电路,要求其增益大于40dB, 相位裕度大于60?,功耗小于10mW。
3、根据设计指标要求,选取、确定适合的电路结构,并进行计算分析。
4、电路的仿真与分析,重点进行直流工作点、交流AC分析、瞬态Trans分析、建立时间小信号特性和压摆率大信号分析,能熟练掌握各种分析的参数设置方法。
5、电路性能的优化与器件参数调试,要求达到预定的技术指标。
6、整理仿真数据与曲线图表,撰写并提交实验报告。
七、实验仪器设备(1)工作站或微机终端一台(2)局域网2(3)EDA仿真软件 1套八、实验步骤1、根据实验指导书熟悉UNIX操作系统常用命令的使用,掌握Cadence EDA仿真环境的调用。
2、根据设计指标要求,设计出如下图所示的电路结构。
并进行计算分析,确定其中各器件的参数。
3、电路的仿真与分析,重点进行直流工作点、交流AC分析、瞬态Trans分析,能熟练掌握各种分析的参数设置方法。
4、电路性能的优化与器件参数调试,要求达到预定的技术指标。
具体计算步骤如下:(参见模拟CMOS集成电路设计)1. 通过额定功耗和片外电容C计算偏置电路电流以及流进M6,M8电流,再通过相关试验得到相关pmos,nmos的Vth和k和λ,得到m6,m8,m9宽长比并计算密勒电容Cc2. 通过cmr计算m4和m0的宽长比3. 通过GB和Cc求出m2和m5宽长比4. 由m6,m8的Ids电流计算m7宽长比5. 进行电路仿真,观察电路是否符合各方面要求。
cmos模拟集成电路设计-实验报告————————————————————————————————作者:————————————————————————————————日期:北京邮电大学实验报告实验题目:cmos模拟集成电路实验姓名:何明枢班级:2013211207班内序号:19学号:2013211007指导老师:韩可日期:2016 年 1 月16 日星期六目录实验一:共源级放大器性能分析 (1)一、实验目的 (1)二、实验内容 (1)三、实验结果 (1)四、实验结果分析 (3)实验二:差分放大器设计 (4)一、实验目的 (4)二、实验要求 (4)三、实验原理 (4)四、实验结果 (5)五、思考题 (6)实验三:电流源负载差分放大器设计 (7)一、实验目的 (7)二、实验内容 (7)三、差分放大器的设计方法 (7)四、实验原理 (7)五、实验结果 (9)六、实验分析 (10)实验五:共源共栅电流镜设计 (11)一、实验目的 (11)二、实验题目及要求 (11)三、实验内容 (11)四、实验原理 (11)五、实验结果 (15)六、电路工作状态分析 (15)实验六:两级运算放大器设计 (17)一、实验目的 (17)二、实验要求 (17)三、实验内容 (17)四、实验原理 (22)五、实验结果 (23)六、思考题 (24)七、实验结果分析 (25)实验总结与体会 (26)一、实验中遇到的的问题 (26)二、实验体会 (26)三、对课程的一些建议 (27)实验一:共源级放大器性能分析一、实验目的1、掌握synopsys软件启动和电路原理图(schematic)设计输入方法;2、掌握使用synopsys电路仿真软件custom designer对原理图进行电路特性仿真;3、输入共源级放大器电路并对其进行DC、AC分析,绘制曲线;4、深入理解共源级放大器的工作原理以及mos管参数的改变对放大器性能的影响二、实验内容1、启动synopsys,建立库及Cellview文件。
模拟cmos集成电路设计研究生课程实验报告模拟CMOS集成电路设计研究生课程实验报告1. 引言在现代电子工程领域中,模拟CMOS集成电路设计一直是一个备受关注的研究领域。
本文将对模拟CMOS集成电路设计研究生课程实验进行全面评估,并撰写一份有价值的实验报告。
通过这篇文章,我们将深入探讨模拟CMOS集成电路设计的原理、方法和实践,为读者带来深刻而全面的理解。
2. 实验内容本次课程实验旨在通过实际操作,让学生深入理解模拟CMOS集成电路设计的基本原理和流程。
实验包括了对CMOS集成电路的基本认识、基于SPICE仿真工具的电路模拟设计、以及实际电路的布局与布线等内容。
在实验中,学生需要掌握CMOS集成电路的工作原理、信号传输特性、电路设计的基本流程以及布局与布线的关键技术。
3. 深度评估通过对实验内容的深度评估,我们可以认识到模拟CMOS集成电路设计的复杂性和重要性。
学生需要理解CMOS技术在集成电路设计中的核心地位,以及其在实际电路中的应用。
SPICE仿真工具在电路设计中的作用和优势也是本次实验的重要内容。
电路的布局与布线对于电路性能的影响不可忽视,学生需要深入理解布局布线的原理和方法。
4. 文章撰写在文章的撰写过程中,我们将按照知识的文章格式进行,使用序号标注,并在内容中多次提及模拟CMOS集成电路设计这一主题。
在文章的开头,我们将对模拟CMOS集成电路设计的重要性和实验的背景进行介绍,为读者带来对主题的直观了解。
我们将从CMOS集成电路的基本原理和工作特性入手,逐步展开对实验内容的深入解析。
在文章的结尾,我们将总结实验的收获和体会,共享对模拟CMOS集成电路设计的个人观点和理解。
5. 总结与展望通过本文的撰写和深度评估,我们不仅对模拟CMOS集成电路设计研究生课程实验进行了全面解析,同时也为读者带来了对这一领域的深刻理解和启发。
未来,希望能进一步探讨模拟CMOS集成电路设计的前沿技术和发展趋势,为电子工程领域的学术研究和技术应用提供更多有价值的内容。
北京邮电大学实验报告实验题目:cmos模拟集成电路实验姓名:何明枢班级:2013211207班内序号:19学号:2013211007指导老师:韩可日期:2016 年 1 月16 日星期六北京邮电大学电子工程学院2013211207班何明枢CMOS模拟集成电路与设计实验报告目录实验一:共源级放大器性能分析 (1)一、实验目的 (1)二、实验内容 (1)三、实验结果 (1)四、实验结果分析 (3)实验二:差分放大器设计 (4)一、实验目的 (4)二、实验要求 (4)三、实验原理 (4)四、实验结果 (5)五、思考题 (6)实验三:电流源负载差分放大器设计 (7)一、实验目的 (7)二、实验内容 (7)三、差分放大器的设计方法 (7)四、实验原理 (7)五、实验结果 (9)六、实验分析 (10)实验五:共源共栅电流镜设计 (11)一、实验目的 (11)二、实验题目及要求 (11)三、实验内容 (11)四、实验原理 (11)五、实验结果 (15)六、电路工作状态分析 (15)实验六:两级运算放大器设计 (17)一、实验目的 (17)二、实验要求 (17)三、实验内容 (17)四、实验原理 (21)五、实验结果 (23)六、思考题 (24)七、实验结果分析 (24)实验总结与体会 (26)一、实验中遇到的的问题 (26)二、实验体会 (26)三、对课程的一些建议 (27)实验一:共源级放大器性能分析一、实验目的1、掌握synopsys软件启动和电路原理图(schematic)设计输入方法;2、掌握使用synopsys电路仿真软件custom designer对原理图进行电路特性仿真;3、输入共源级放大器电路并对其进行DC、AC分析,绘制曲线;4、深入理解共源级放大器的工作原理以及mos管参数的改变对放大器性能的影响二、实验内容1、启动synopsys,建立库及Cellview文件。
2、输入共源级放大器电路图。
实验二CMOS模拟集成电路设计与仿真实验二 CMOS 模拟集成电路设计与仿真CMOS(Complementary Metal-Oxide-Semiconductor)模拟集成电路(Analog Integrated Circuits)是一种基于金属-氧化物-半导体结构的集成电路技术。
在本实验中,我们将学习并实践CMOS模拟集成电路的设计和仿真,以加深对其原理和应用的理解。
通过此实验,我们将能够熟练掌握CMOS模拟集成电路设计与仿真的基本流程与方法。
一、实验目的本实验旨在通过设计和仿真CMOS模拟集成电路,加深对其工作原理的理解,掌握电路设计与仿真的基本方法。
二、实验原理CMOS模拟集成电路是一种基于n型和p型MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)的电路。
通过调节不同MOS管的工作状态,可以实现不同的电路功能。
其中,n型MOS管的主要特点是电导率高,适用于放大增益较大的部分;p型MOS管的主要特点是电导率低,适用于控制电流流动的部分。
三、实验步骤1. 电路设计:根据实际需求,确定设计所需的CMOS模拟集成电路。
在设计前,应先详细了解电路的功能、性能及工作原理,确定所需的器件数目和性能参数。
2. 电路布局:根据设计要求,将设计的各个电路模块在模拟集成电路上进行布局,合理安排电路的位置和空间,以保证电路的稳定性和性能。
3. 电路连接:按照布局图,将所需的电路模块进行连接,确保各个模块之间信号的正确传输和电路功能的正常实现。
4. 电路仿真:使用专业的仿真软件,将设计好的CMOS模拟集成电路进行仿真,验证其电路性能和功能。
在仿真过程中,应注意选择合适的仿真参数和验证方法,以保证仿真结果的准确性和可靠性。
5. 仿真分析:根据仿真结果,对电路的性能和功能进行分析和评估。
如果发现问题或改进的空间,可以根据分析结果进行相应的调整和优化。
6. 总结与展望:根据实验结果和分析,总结实验过程中的经验和教训,提出可能的改进和未来的研究方向。
北邮模拟集成电路设计CMOS实验报告实验名称:CMOS集成电路设计实验一、实验目的:1.理解CMOS集成电路的基本原理和设计方法;2.掌握CMOS逻辑门电路的设计过程;3.学会使用EDA软件进行CMOS集成电路的仿真和布局。
二、实验原理:CMOS逻辑门电路常用的基本逻辑门有与门(AND)、或门(OR)、非门(NOT)和异或门(XOR)等。
通过适当的连接和组合可以实现各种复杂的逻辑功能。
三、实验仪器和材料:1.电脑:用于运行EDA软件进行仿真和布局;2. EDA软件:如Cadence、Virtuoso等。
四、实验步骤:1.设计CMOS逻辑门电路。
a.确定逻辑门的功能要求,选择合适的逻辑门类型;b.根据逻辑门的真值表进行逻辑电路的设计;c.根据逻辑电路设计生成CMOS电路原理图。
2.仿真验证电路功能。
a.在EDA软件中加载CMOS电路原理图;b.设置输入信号,并运行仿真进行波形分析;c.验证逻辑门电路的功能和时序响应。
3.进行电路布局。
a.根据设计要求和布局规范进行电路布局;b.确保电路布局符合工艺和物理约束条件;c.生成电路布局图。
4.查看布局成果。
a.在EDA软件中加载电路布局图;b.观察和分析电路布局的效果和问题;c.对电路布局进行进一步优化和调整。
五、实验结果和分析:在实验中,我们选择设计了一个4输入与门电路。
通过EDA软件仿真,我们可以看到当所有输入均为高电平时,输出才为高电平;否则,输出为低电平。
仿真结果符合与门的逻辑功能要求,说明我们的设计是正确的。
同时,我们也进行了电路的布局,保证了电路的正确性和合理性。
通过查看布局成果,我们发现一些电路单元之间的间距不合适,会造成电路性能的影响。
因此,我们对电路布局进行了调整和优化,使其满足工艺和物理要求。
六、实验总结:通过本次实验,我们深入理解了CMOS集成电路的基本原理和设计方法。
通过搭建CMOS逻辑门电路,我们掌握了逻辑电路的设计过程,并借助EDA软件进行了仿真和布局。
电子科技大学集成电路实验报告――模拟集成电路CMOS模拟集成电路设计及HSPICE使用实验学时:4学时实验一CMOS工艺参数测量一、实验目的:学习和掌握EDA仿真软件Hspice;了解CMOS工艺技术及元器件模型,掌握MOSFET工作原理及其电压电流特征;通过仿真和计算,获得CMOS中NMOS和PMOS的工艺参数kp,kn, p, n,Vtp,Vtn,为后续实验作准备。
二、实验内容:1)通过Hspice仿真,观察NMOS和PMOS管子的I-V特性曲线;2)对于给定长宽的MOSFET,通过Hspice仿真,测得几组栅-源电压、漏-源电压和漏-源电流数据,代入公式IDSn1WKn()n(VGS Vtn)2(1 nVDS),求得对应的工艺参数2Lkp,kn, p, n,Vtp,Vtn 。
三、实验结果:本实验中所测试的NMOS管、PMOS管L=1u,W由学号确定。
先确定W。
W等于学号的最后一位,若学号最后一位=0,则W=10u。
所以,本实验中所测试的NMOS管、PMOS管的尺寸为:(1)测0.5um下NMOS和PMOS管的I-V特性曲线所用工艺模型是TSMC 0.50um。
所测得的Vgs=1V时,NMOS管Vds从0V到2.5V变化时的I-V特性曲线为:所测得的Vds=1.2V时,NMOS管Vgs从0V到2.5V变化时的I-V特性曲线为:所测得的Vsg=1V时,PMOS管Vsd从0V到2.5V变化时的I-V特性曲线为:所测得的Vsd=1.2V时,PMOS管Vsg从0V到2.5V变化时的I-V特性曲线为:(2)计算TSMC 0.50um工艺库下mos管对应的工艺参数测试NMOS管相关参数,Hspice中仿真用源文件(.sp文件)为:NOMS I-V Characteristic M1 OUT IN 0 0 CMOSn L=1U W=8U VIN IN 0 1 VOUT OUT 0 1.2.***** LIST NODE POST *.DC VOUT 0 2.5 0.1 .DC VIN 0 2.5 0.1*.DC VOUT 0 2.5 0.1 VIN 0.8 1.0 0.2 .PRINT DC I(M1).LIB “C:\synopsys\project\tsmc_050um_model.lib"CMOS_MODELS .END所测得的NMOS管电流曲线为:所测的数据如下表:根据公式IDSn1Kn()n(VGS Vtn)2(1 nVDS),计算kn, n,Vtn,分别为:2Lkn 119 10-6, n 0.028,Vtn 1.37测试PMOS管相关参数,Hspice中仿真用源文件(.sp文件)为:POMS I-V CharacteristicM1 OUT IN Vdd Vdd CMOSP L=1U W=8UVIN Vdd IN 1 VOUT Vdd OUT 1.2.***** LIST NODE POST *.DC VOUT 0 2.5 0.1 .DC VIN 0 2.5 0.1*.DC VOUT 0 2.5 0.1 VIN 0.8 1.0 0.2.PRINT DC I(M2).LIB "C:\synopsys\project\tsmc_050um_model.lib"CMOS_MODELS .END所测得的PMOS管电流曲线为:所测的数据如下表:计算TSMC 0.50um 工艺中pmos 参数pptp,分别为:Kp 54.89 10-6, p 0.017,Vtp 0.927综上所述,可得:四、思考题2)不同工艺,p, n不同。
模拟CMOS集成电路设计课程设计报告--------二级运算放大器的设计信息科学技术学院电子与科学技术系一、概述:运算放大器是一个能将两个输入电压之差放大并输出的集成电路。
运算放大器是模拟电子技术中最常见的电路,在某种程度上,可以把它看成一个类似于BJT 或FET 的电子器件。
它是许多模拟系统和混合信号系统中的重要组成部分。
它的主要参数包括:开环增益、单位增益带宽、相位阈度、输入阻抗、输入偏流、失调电压、漂移、噪声、输入共模与差模范围、输出驱动能力、建立时间与压摆率、CMRR、PSRR以及功耗等。
二、设计任务:设计一个二级运算放大器,使其满足下列设计指标:工艺Smic40nm电源电压 1.1v负载100fF电容增益20dB 至少40dB3dB带宽20MHz输入小信号幅度5uV 共模电平自己选取输出共模电平自己选取电路结构两级放大器相位裕度60~70度功耗无要求三、电路分析:1.电路结构:最基本的二级运算放大器如下图所示,主要包括四部分:第一级放大电路、第二级放大电路、偏置电路和相位补偿电路。
2.电路描述:输入级放大电路由PM2、PM0、PM1和NM0、NM1组成。
PM0和PM1构成差分输入对,使用差分对可以有效地抑制共模信号干扰;NM0和NM1构成电流镜作为有源负载;PM2作为恒流源为放大器第一级提供恒定的偏置电流。
第二级放大电路由NM2和PM3构成。
NM2为共源放大器;PM3为恒流源作负载。
相位补偿电路由电阻R0和电容C0构成,跨接在第二级输入输出之间,构成RC米勒补偿。
此外从电流电压转换角度来看,PM0和PM1为第一级差分跨导级,将差分输入电压转换为差分电流。
NM0和NM1为第一级负载,将差模电流恢复为差模电压。
NM2为第二级跨导级,将差分电压信号转换为电流,而PM3再次将电流信号转换成电压信号输出。
偏置电压由V0和V2给出。
3.静态特性对第一级放大电路:构成差分对的PM0和PM1完全对称,故有G m1=g mp0=g mp1 (1)第一级输出电阻R out1=r op1||r on1 (2)则第一级电压增益A1=G m1Rout1=g mp0,1(r op1||r on1) (3) 对第二级放大电路:电压增益A2=G m2R out2= -g mn2(r on2||r op3) (4) 故总的直流开环电压增益A0=A1A2= -g mp0,1g mn2(r op1||r on1)(r on2||r op3) (5)由于所有的管子都工作在饱和区,所以对于gm 我们可以用公式 g m =D I L W )/(Cox 2μ (6) 进行计算;而电阻r o 可由下式计算 r o =DI 1λ (7)其中λ为沟道长度调制系数且λ∝1/L 。
模拟CMOS集成电路设计实验报告Synopsis电路仿真实验学院:电子工程学院班级:学号:姓名:指导教师:尹露目录实验一:共源极放大器性能分析 (4)一、实验目的 (4)二、实验内容 (4)三、实验步骤 (4)1. 启动软件 (4)2. 电路原理图绘制 (5)3. 电路仿真 (5)四、实验电路图 (6)五、频率特性曲线 (6)六、实验结果分析与结论 (8)1. 实验器件参数 (8)2. 实验条件 (8)3. 仿真结论 (9)实验二:各类共源极放大器特性分析 (10)一、实验目的 (10)二、实验内容 (10)三、实验步骤 (10)四、电路元件参数对放大电路的影响 (11)1. 实验电路图 (11)2. 测量输出电阻电路图 (12)3. 仿真结果 (13)4. 结果分析 (14)五、用二极管连接作为负载对放大电路的影响 (15)1. 实验电路图 (15)2. 测量输出电阻电路图 (16)3. 仿真结果 (17)4. 结果分析 (18)六、电流源作为负载对放大电路的影响 (18)1. 实验电路图 (19)2. 输出电阻电路图 (20)3. 仿真结果 (20)4. 结果分析 (21)七、共源极作为负载对放大电路的影响 (21)1. 实验电路图 (22)2. 输出电阻电路图 (22)3. 仿真结果 (23)4. 结果分析 (24)实验三:差分放大器设计 (25)一、实验目的 (25)二、实验准备 (25)三、差分放大器的设计方法 (25)四、电路的设计要点 (25)五、实验内容 (26)六、实验步骤 (26)七、实验原理图 (26)八、实验电路图 (27)九、实验结果 (28)1. 幅频特性曲线 (28)2. 不同MOS管宽长比和电阻对应放大倍数 (29)3. 结果分析 (30)十、遇到的问题与解决方法 (31)十一、实验总结与感受 (31)实验一:共源极放大器性能分析一、实验目的1.掌握synopsys软件启动和电路原理图(schematic)设计输入方法;2.掌握使用synopsys电路仿真软件custom designer对原理图进行电路特性仿真;3.输入共源级放大器电路并对其进行DC、AC分析,绘制曲线;4.深入理解共源级放大器的工作原理以及mos管参数的改变对放大器性能的影响。
模拟cmos集成电路设计课后答案中文【篇一:北邮模拟cmos集成电路设计实验报告】=txt>姓名学院专业班级学号班内序号实验一:共源级放大器性能分析一、实验目的1、掌握synopsys软件启动和电路原理图(schematic)设计输入方法;2、掌握使用synopsys电路仿真软件custom designer对原理图进行电路特性仿真;3、输入共源级放大器电路并对其进行dc、ac分析,绘制曲线;4、深入理解共源级放大器的工作原理以及mos管参数的改变对放大器性能的影响二、实验要求1、启动synopsys,建立库及cellview文件。
2、输入共源级放大器电路图。
3、设置仿真环境。
4、仿真并查看仿真结果,绘制曲线。
三、实验结果1、电路图2、仿真图四、实验结果分析器件参数:nmos管的宽长比为10,栅源之间所接电容1pf,rd=10k。
实验结果:输入交流电源电压为1v,所得增益为12db。
由仿真结果有:gm=496u,r=10k,所以增益av=496*10/1000=4.96=13.91 db实验二:差分放大器设计一、实验目的1.掌握差分放大器的设计方法;2.掌握差分放大器的调试与性能指标的测试方法。
二、实验要求1.确定放大电路;2.确定静态工作点q;3.确定电路其他参数。
4.电压放大倍数大于20db,尽量增大gbw,设计差分放大器;5.对所设计电路进行设计、调试;6.对电路性能指标进行测试仿真,并对测量结果进行验算和误差分析。
三、实验结果随着r的增加,增益也增加。
但从仿真特性曲线我们可以知道,这会限制带宽的特性,w/l增大时,带宽会下降。
为保证带宽,选取w/l=30,r=30k的情况下的数值,保证了带宽,可以符合系统的功能特性,实验结果见下图。
1.电路图【篇二:集成电路设计王志功习题答案1-5章】划分,集成电路的发展已经经历了哪几代?它的发展遵循了一条业界著名的定律,请说出是什么定律?晶体管-分立元件-ssi-msi-lsi-vlsi-ulsi-gsi-soc。
南通大学CMOS模拟集成电路设计实验报告姓名:班级:学号:指导老师:实验一 HSPICE实践1、Vgs固定时,NMOS的I/V特性曲线*nmos_I-V_testmn0 vout vin 0 0 NM w=2u l=1u.lib 'C:\synopsys\h06mixddct02v23.lib'ttv1 vin 0 2v2 vout 0 1.dc v2 0 5 0.1.probe i1(mn0).end2、改变W/L,W/L=4u/0.6u*nmos_I-V_testmn0 vout vin 0 0 NM w=4u l=0.6u.lib 'C:\synopsys\h06mixddct02v23.lib'ttv1 vin 0 2v2 vout 0 1.dc v2 0 5 0.1.probe i1(mn0).end3.在不同Vgs下,Vgs从0到5v验证I/V特性曲线*nmos_I-V_testmn0 vout vin 0 0 NM w=4u l=0.6u.lib'C:\synopsys\h06mixddct02v23.lib'ttv1 vin 0 2 0v2 vout 0 1 5.dc v2 0 5 0.1 v1 0 5 0.5.plot dc v(vout) id(mn0).probe.end1.4 温度从0到80℃仿真I/V特性曲线*nmos_I-V_testmn0 vout vin 0 0 NM w=2u l=1u.Model NM NMOS vt0=0.7 kp=110u gamma=0.4 lambda=0.04 phi=0.7 v1 vin 0 2v2 vout 0 1.dc v2 0 5 0.1 temp 0 80 20.probe i1(mn0).end1.5、Vds固定时,仿真NMOS的I/V特性曲线*nmos_I-V_testmn0 vout vin 0 0 NM w=2u l=1u.lib'C:\synopsys\h06mixddct02v23.lib'ttv1 vin 0 2v2 vout 0 1.dc v1 0 5 0.1.probe i1(mn0).end1.6 COMS反相器,Pmos的w/l为4u/0.6u,Nmos的w/l为2u/0.6u,Vdd为5v,输入pwl(0 0 5u 5)仿真得输出波形。
模拟CMOS集成电路设计实验报告反相器原理图设计学院机械与电子工程学院班级学号姓名指导老师报告时间 2015.6.2一、实验目的1.学会创建模型库和单元视图2.了解schematic 设计环境3.学会如何画反相器原理图二、实验内容和步骤1 调用candence 软件运行虚拟机直接点击三角形运行的图标然后输入icfb命令调用candence软件,此时会弹出CIW 窗口2 创建工作路径库与单元视图进入candence 后点击CIW 窗口的file—new—library,此时弹出对话窗口如下图,Name栏输入库文件名myfxq,右侧Technology File栏选择第二个。
点击OK 弹出如下窗口,这时让你选择工艺库的我们选择sto2 这个工艺库点击OK 弹出窗口中在library中可以看到我们自己建的模型库myfxq。
选中自己建好的模型库然后点击上面的File—cellview 弹出如下图窗口library name 栏不用改,cell name 栏可以自定义toll栏选择第一个则view name 栏自动为schematic。
点击OK 就弹出Schematic Editing 窗口到此单元视图也建好了。
3 画原理图⑴画原理图之前先了解以下几个快捷键:i----插入元器件w----连线p----插入输入输出引脚q----查看器件属性f----调节合适的窗口c----复制u----撤销m----移动器件del----删除⑵添加元件n管p管的添加在Schematic Editing 窗口中按下快捷键i 弹出窗口如下图点击Browse弹出Library Browse进行p管添加,再对p 管属性设置的窗口如下图,这里Total Width 设为1.4uM其它不变。
点击Hide此时鼠标箭头上就有了p管的symbol,n管的插入和p管类似,把n管的Length 改为550nm,total width为700nm。
cmos模拟集成电路设计-实验报告————————————————————————————————作者:————————————————————————————————日期:北京邮电大学实验报告实验题目:cmos模拟集成电路实验姓名:何明枢班级:2013211207班内序号:19学号:2013211007指导老师:韩可日期:2016 年 1 月16 日星期六目录实验一:共源级放大器性能分析 (1)一、实验目的 (1)二、实验内容 (1)三、实验结果 (1)四、实验结果分析 (3)实验二:差分放大器设计 (4)一、实验目的 (4)二、实验要求 (4)三、实验原理 (4)四、实验结果 (5)五、思考题 (6)实验三:电流源负载差分放大器设计 (7)一、实验目的 (7)二、实验内容 (7)三、差分放大器的设计方法 (7)四、实验原理 (7)五、实验结果 (9)六、实验分析 (10)实验五:共源共栅电流镜设计 (11)一、实验目的 (11)二、实验题目及要求 (11)三、实验内容 (11)四、实验原理 (11)五、实验结果 (15)六、电路工作状态分析 (15)实验六:两级运算放大器设计 (17)一、实验目的 (17)二、实验要求 (17)三、实验内容 (17)四、实验原理 (22)五、实验结果 (23)六、思考题 (24)七、实验结果分析 (25)实验总结与体会 (26)一、实验中遇到的的问题 (26)二、实验体会 (26)三、对课程的一些建议 (27)实验一:共源级放大器性能分析一、实验目的1、掌握synopsys软件启动和电路原理图(schematic)设计输入方法;2、掌握使用synopsys电路仿真软件custom designer对原理图进行电路特性仿真;3、输入共源级放大器电路并对其进行DC、AC分析,绘制曲线;4、深入理解共源级放大器的工作原理以及mos管参数的改变对放大器性能的影响二、实验内容1、启动synopsys,建立库及Cellview文件。
CMOS模拟集成电路设计实验报告姓名:小明班级:XXXX学号:2011XXXXXXXXX 指导老师:王XX一、实验目的学习和掌握EDA 仿真软件Hspice;了解CMOS 工艺技术及元器件模型,掌握MOSFET 工作原理及其电压电流特征;通过仿真和计算,获得CMOS 中NMOS 和PMOS的工艺参数,为后续实验作准备。
二、实验内容用0.18µm CMOS工艺完成以下设计:1、安装和设置Hspice2、仿真获得PMOS 和NMOS 的工艺参数,,,,,K K V Vλλ。
p n tp tn p n三、实验步骤与结果分析1、按照实验指导书要求下载/安装/设置Hspice仿真软件2、步骤一:在本机目录C:\synopsys\中,建一子目录“project”, 并从指定目录中download 工艺库文件(1) tsmc_025um_modellib(2) tsmc_035um_model.lib(3) tsmc_050um_model.lib(4) tsmc_018_model.lib(5) ibm_013um_model.lib3、在目录C:\synopsys\ project\中,建一子目录“lab1”用于实验一的工作目录。
步骤三:在目录C:\synopsys\ project\ lab1中,用编辑器Notepad 产生一个文件 nmos_para.sp4、从本机的“start开始”,打开Hspice_2008用户界面HspuiA-2008.03-SPI;在用户界面窗口,从文件File 到open,打开目录C:\synopsys\project\ lab1 下Hspice 文件nmos_para.sp5、点击“Simulate”, 仿真完成。
6、双击“Avanwaves”,测量仿真结果。
在“Result Browser”窗口,移动鼠标并点击选择仿真结果 sw0: DC nmos I-V Characteristics; 在Type 中选currents, 在Curves 中,双击I(M1;在AvaneWaves,显示NMOS 在Vgs 为0.8v和1v 时的I-V Characteristics7、移动鼠标到AvanWaves窗口,点鼠标器右键,选“Grid off“; 点击左上角菜单中”Windows”,选”Flip Color“;点击左上角WaveList 中Do:Sw0:i(m1),移动鼠标到菜单中的”Panels“,选择”Edit Curve“修改仿真输出曲线的颜色。
北京邮电大学实验报告实验题目:cmos模拟集成电路实验*名:***班级:2013211207班内序号:19学号:**********指导老师:**日期:2016 年 1 月16 日星期六北京邮电大学电子工程学院2013211207班何明枢CMOS模拟集成电路与设计实验报告目录实验一:共源级放大器性能分析 (1)一、实验目的 (1)二、实验内容 (1)三、实验结果 (1)四、实验结果分析 (3)实验二:差分放大器设计 (4)一、实验目的 (4)二、实验要求 (4)三、实验原理 (4)四、实验结果 (5)五、思考题 (6)实验三:电流源负载差分放大器设计 (7)一、实验目的 (7)二、实验内容 (7)三、差分放大器的设计方法 (7)四、实验原理 (7)五、实验结果 (9)六、实验分析 (10)实验五:共源共栅电流镜设计 (11)一、实验目的 (11)二、实验题目及要求 (11)三、实验内容 (11)四、实验原理 (11)五、实验结果 (15)六、电路工作状态分析 (15)实验六:两级运算放大器设计 (17)一、实验目的 (17)二、实验要求 (17)三、实验内容 (17)四、实验原理 (21)五、实验结果 (23)六、思考题 (24)七、实验结果分析 (24)实验总结与体会 (26)一、实验中遇到的的问题 (26)二、实验体会 (26)三、对课程的一些建议 (27)实验一:共源级放大器性能分析一、实验目的1、掌握synopsys软件启动和电路原理图(schematic)设计输入方法;2、掌握使用synopsys电路仿真软件custom designer对原理图进行电路特性仿真;3、输入共源级放大器电路并对其进行DC、AC分析,绘制曲线;4、深入理解共源级放大器的工作原理以及mos管参数的改变对放大器性能的影响二、实验内容1、启动synopsys,建立库及Cellview文件。
2、输入共源级放大器电路图。
3、设置仿真环境。
4、仿真并查看仿真结果,绘制曲线。
三、实验结果1、实验电路图2、幅频特性曲线电阻为1k时电阻为10k时四、实验结果分析1、器件参数:NMOS管的宽长比为10,栅源之间所接电容1pF,电阻Rd=10K。
NMOS管的宽长比为10,栅源之间所接电容1pF,电阻Rd=10K。
2、实验结果:输入交流电源电压为1.2V,所得增益为12dB。
由仿真结果有:gm=496u,R=10k,所以增益Av=496*10/1000=4、96=13、91 dB可见,实际增益大于理论增益。
实验二:差分放大器设计一、实验目的1、掌握差分放大器的设计方法;2、掌握差分放大器的调试与性能指标的测试方法。
二、实验要求1、确定放大电路;2、确定静态工作点Q;3、确定电路其他参数;4、手工计算场效应管的直流转移特性曲线,并将特性曲线描绘在方格纸上,在曲线上确定出MOS管的饱和区,确定输入电压、输出电压的范围;5、电压放大倍数大于20dB,尽量增大GBW,设计差分放大器;6、对所设计电路调试;7、对电路性能指标进行测试仿真,并对测量结果进行验算和误差分析。
三、实验原理平衡态下的小信号差动电压增益AV为:β1= β2= β=μnCOX(W/L)四、实验结果1、电路图2、幅频特性曲线3、MOS管宽长比和电阻大小变化对应的放大倍数改变W/L和栅极电阻,可以看到,R一定时,随着W/L增加,增益增加,W/L一定时,随着R的增加,增益也增加。
但从仿真特性曲线我们可以知道,这会限制带宽,所以在增大沟道宽长比的时候,要注意带宽是否满足条件。
随着W/L增大时,带宽会下降。
为保证带宽,选取W/L=60,R=30k的情况下的数值,最终实现了带宽约为200MHz-300MHZ,可以符合系统的功能特性。
五、思考题根据计算公式,为什么不能直接增大R实现放大倍数的增大?答:若直接增加Rd,则Vd会增加,增加过程中会限制最大电压摆幅;如果VDD—Vd=Vin—VTH,那MOS管处于线性区的边缘,此时仅允许非常小的输出电压摆幅。
即电路不工作。
此外,RD增大还会导致输出结点的时间常数更大。
实验三:电流源负载差分放大器设计一、实验目的1.掌握电流源负载差分放大器的设计方法;2.掌握差分放大器的调试与性能指标的测试方法。
二、实验内容1.设计差分放大器,电压放大倍数大于30dB;2.对所涉及的电路进行设计、调试;3.对电路性能指标进行测试仿真,并对测量结果进行验算和误差分析。
三、差分放大器的设计方法1、确定放大电路(选择场效应管)2、手工计算场效应管的直流转移特性曲线,并将特性曲线描绘在方格纸上,在曲线上确定出MOS管的饱和区,确定输入电压、输出电压的范围。
3、确定静态工作点Q。
4、确定电路中的其他参数。
5、调整静态工作点:可以修改场效应管的W。
四、实验原理电流镜负载的差分对传统运算放大器的输入级一般都采用电流镜负载的差分对。
如上图所示。
NMOS器件M1和M2作为差分对管,P沟道器件M4,M5组成电流源负载。
电流0I提供差分放大器的工作电流。
如果M4和M5相匹配,那么M1电流的大小就决定了M4电流的大小。
这个电流将镜像到M5。
如果VGS1=VGS2,则Ml和M2的电流相同。
这样由M5通过M2的电流将等于是IOUT为零时M2所需要的电流。
如果VGS1>VGS2,由于I0=ID1+ID2,ID1相对ID2要增加。
ID1的增加意味着ID4和ID5也增大。
但是,当VGS1变的比VGS2大时,ID2应小。
因此要使电路平衡,IOUT必须为正。
输出电流IOUT等于差分对管的差值,其最大值为I0。
这样就使差分放大器的差分输出信号转换成单端输出信号。
反之如果VGS1<VGS2,将变成负。
假设M1和M2差分对总工作在饱和状态,则可推导出其大信号特性。
描述大信号性能的相应关系如下:式(7-1)中,VID表示差分输入电压。
上面假设了M1和M2相匹配。
将式(7-1)代入(7-2)中得到一个二次方程,可得出解。
上图是归一化的M1的漏电流与归一化差分输入电压的关系曲线,也即是CMOS差分放大器的大信号转移特性曲线。
该放大器的小信号特性参数等效跨导从图2可以看出,在平衡条件下,M2和M5的输出电阻分别为:于是该放大器的电压增益为:五、实验结果1、电路图2、幅频特性曲线3、不同电路元件对电路放大参数的影响根据表中数据可以分析出,随着沟道长宽比的增加,电路的放大倍数会随之增加,但是根据实验中出现的问题看,其有效带宽会随着沟道长宽比的增加而减小,所以要和里控制长宽比,并且选择合适的电阻方可满足设计的要求。
六、实验分析本次实验是在实验二的基础上进行修改调试的,电压理论增益为33.3dB ,电压的理论增益公式为电源电压的设计需要合适的范围,既不能太小,也不能太大。
过小会使得场效应管不能进入到饱和区,过大会使得此放大器的输出摆幅过小,我们的电路设计中选择电源电压为5V ,可以满足实验要求。
)r ||(r g A o 3o 2m 0,2v实验五:共源共栅电流镜设计一、实验目的熟悉软件使用,了解Cadence软件的设计过程。
掌握电流镜的相关知识和技术,设计集成电路实现所给要求。
二、实验题目及要求1、实验设计题目低输出电压高输出电阻的电流镜设计。
包括基本共源共栅电流镜设计和低压共源共栅电流镜设计。
2、实验设计要求:1、电流比1:1;2、输出电压最小值0.5V;3、输出电流变化范围5~100UA三、实验内容共源共栅电流镜基本参数确定四、实验原理其中:每个MOSFET 的衬底都接地,(W/L )1=(W/L )2;(W 、L )3=(W/L)4 通过大信号直流工作点分析和小信号等效电路分析,可以知道该电路的特点 如下:(1)小信号输入电阻低(~1/gm1)(2)输入端工作电压低 (3)小信号输出电阻高 (4)输出端最小工作电压低1、设计变量初始估算(1) 确定(W/L)1、(W/L )2为了计算设计变量,我们有必要了解电路MOSFET 的工作状态,为了使输出端最小工作电压小于0.5V, 令:MN3管工作于临界饱和区(即:33OUTMIN G T V V V =-=0.5V ),而MN1、MN2管随着输入电流inI 从5UA 变到100UA 的过程中先工作在过饱和区最终工作在临界饱和区,同时令:当MN1、MN2工作在临界饱和区时120.252OUTMINDS DS V V V V ===。
为了使MN1、MN2工作在饱和区,则必须:(以MN2为例计算)222DS GS T V V V ≥-22OUTMINDS VV ⇔≤=62622222210010(/)26123.010/0.25()2INMAX OUTMIN N I A W L V A V V KP --⨯⨯⇔≥=⨯⨯,为了后面HSPICE 仿真时能够深刻地体会到调整W/L 的必要性,这里取:(W/L)1=(W/L)2=27。
(2) 确定(W/L)3、(W/L )4 从MN3管3GS V 的角度来考虑问题,当inI =100UA 时,为了使MN2管工作在临界饱和区,3GS V 的电压降不可以过大,即:332OUTMINGS G V V V ≤-又MN3管工作于临界饱和区,则: 3332OUTMINGS D T V V V V ⇔≤+-332OUTMINT OUTMIN T VV V V ⇔+≤+-2OUTMINV⇔≤63622222210010(/)26123.010/0.25()2INMAX OUTMIN N I A W L V A V V KP --⨯⨯⇔≥=⨯⨯为了后面HSPICE 仿真时能够深刻地体会到调整W/L 的必要性,这里就取:(W/L)3=(W/L)4=27。
(3)确定(W/L)B为了节省面积,和设计的方便,取(W/L)B=1 (4)确定IB在确定IB 前要先计算3T V ,根据衬偏效应可以得到:1/2300.64310.630.72T TN V V V V Vγ=+=+ 因为MN3工作在临界饱和区,所以:333G D T V V V =+又MNB 管工作于MOS 二极管状态:3G DSB GSB TB V V V V ===+231()(/)2G TB B BIB V V KP W L ⇒=- 2331()(/)2D T TB B BIB V V V KP W L ⇒=+- 2301()(/)2OUTMIN T TN N BIB V V V KP W L ⇒=+-2620.5(0.50.720.6431)123.010/120IB V V V A V UA -⇒=⨯+-⨯⨯⨯ (5)确定沟道长度L 对沟道长度的约束有:1.outr233332311()(1)outds ds m mb m OUT OUT r r r g g g I I ηλλ+=+=+一定的OUTI 下,要使outr 较大,则λ要取较小的值,即L 要取较大的值。